[QuartusII使用教程-完整实例.docVIP

  1. 1、本文档共11页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[QuartusII使用教程-完整实例

Quartus Ⅱ入门教程 (一个Verilog程序的编译和功能仿真) Quartus Ⅱ 是Altera公司推出的专业EDA工具,支持原理图输入、硬件描述语言的输入等多种输入方式。硬件描述语言的输入方式是利用类似高级程序的设计方法来设计出数字系统。接下来我们对这种智能的EDA工具进行初步的学习。使大家以后的数字系统设计更加容易上手。 第一步:打开软件 快捷工具栏:提供设置(setting),编译(compile)等快捷方式,方便用户使用,用户也可以在菜单栏的下拉菜单找到相应的选项。 菜单栏:软件所有功能的控制选项都可以在其下拉菜单中找到。 信息栏:编译或者综合整个过程的详细信息显示窗口,包括编译通过信息和报错信息。 第二步:新建工程(filenew Project Wizard) 1 工程名称: 2添加已有文件(没有已有文件的直接跳过next) 3 选择芯片型号(我们选择MAX3000A系列下的EPM3256AQC208-10芯片) (注:如果不下载到开发板上进行测试,这一步可以不用设置) 4 选择仿真,综合工具(第一次实验全部利用quartus做,三项都选None,然后next) 5 工程建立完成(点finish) 第三步:添加文件(filenew VHDL file),新建完成之后要先保存。 第四步:编写程序 以实现一个与门和或门为例,Verilog描述源文件如下: module test(a,b,out1,out2); input a,b; Output out1,out2; assign out1=ab; assign out2=a | b; endmodule 然后保存源文件; 第五步:检查语法(点击工具栏的这个按钮(start Analysis synthesis)) 点击确定完成语法检查 第六步:(锁定引脚,点击工具栏的(pin planner)) (注:如果不下载到开发板上进行测试,引脚可以不用分配) 双击location 为您的输入输出配置引脚。 第七步:整体编译(工具栏的按钮(start Complilation)) 第八步:功能仿真(直接利用quratus进行功能仿真) 将仿真类型设置为功能仿真(AssignmentssettingSimulator Settings下拉Function) 建立一个波形文件: (newVector Waveform File) 然后导入引脚(双击Name下面空白区域Node Finderlist点击): 接下来设置激励信号(单击选择TimingMultiplied by 1) 设置b信号源的时候类同设置a信号源,最后一步改为Multiplied by 2 然后要先生成仿真需要的网表(工具栏processingGenerate Functional Simulation Netlist) 接下来开始仿真(仿真前要将波形文件保存,点击工具栏开始仿真): 观察波形,刚好符合我们的逻辑。功能仿真通过。 第九步:下载(点击(Programmer),再点击Hardware Setup配置下载电缆,单击弹出窗口的“Add Hardware”按钮,选择并口下载ByteBlasterMV or ByteBlasterMVⅡ,单击“Close”按钮完成设置。CPLD器件生成的下载文件后缀名为.pof,点击下图所示方框,选中下载文件,然后直接点击start按钮开始下载) 完! 1 菜单栏 快捷工具栏 任务管理窗口 信息栏 工作区 资源管理窗口 所建工程的保存路径 顶层模块名(芯片级设计为实体名),要求与工程名称相同 如果有已经存在的文件就在该过程中添加,软件将直接将用户所添加的文件添加到工程中。 工程名称 选择芯片 快速搜索所需的芯片 所选的芯片的系列型号 选择时序分析仪 选择第三方仿真工具,如果使用Quartus内部仿真工具则选择none 选择第三方综合工具,如果使用Quartus内部综合工具则选择none 工程建立完成,该窗口显示所建立工程所有的芯片,其他第三方EDA工具选择情况,以及模块名等等信息。 我们选择Verilog HDL File设计文件格式既选择Verilog文本输入形式 语法检查成功,没有error级别以上的错误 该窗口显示了语法检查后的详细信息,包括所使用的io口资源的多少等内容,相应的英文名大家可以自己查阅 顶层某块的输入输出口与物理的芯片端口想对应 各个端口的输入输出类型 选择为使用端口选项卡 该窗口给出综合后代码的资源使用

文档评论(0)

zhuanyewd + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档