(精)《微型计算机通信与接口技术》-第七章.pptVIP

(精)《微型计算机通信与接口技术》-第七章.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第7章 PCI总线 本章学习目标 本章介绍了PCI总线技术、协议。通过对本章的学习,读者应该掌握以下主要内容: ??????? ※ PCI总线原理 ???? ※ PCI总线的仲裁分析 ※ PCI总线信号和传输协议 7.1 PCI总线的原理时序和仲裁分析 7.1.1 PCI总线结构和性能 1. 总线结构 2. 主要特点 7.1.2总线操作周期 7.1.3 PCI总线仲裁 7.2 PCI总线技术 7.2.1 PCI总线与处理器的关系 7.2.2 PCI总线仲裁控制方式 7.2.3 PCI总线的时延 7.2.4 排它性访问 7.2.5 PCI总线的容错性 7.2.6支持快速存取的 PCI总线性能 7.2.7小结 7.3 PCI总线的传输协议概述 7.3.1总线信号及命令描述 1. 总线信号分类 2. 总线命令描述 7.3.2 总线传输协议 7.3.3小结 本章小结 思考与练习 谢谢使用本软件!!! 学无止境 初始化设备选择信号 IN IN IDSEL# 从设备要求主设备中止当前传输 OUT IN STOP# 设备选择信号 OUT IN DEVSEL# 从设备准备好信号 OUT IN TRDY# 主设备准备好信号 IN IN/OUT IRDY# 帧周期信号: 当前设备一次访问开始和持续过程 IN IN/OUT FRAME# 传输控制信号 多功能PCI设备可能产生多个中断请求 OUT OUT INTA#~INTD# 单功能PCI设备仅产生INTA#中断请求信号 OUT OUT INTA# 中断信号 系统错误信号 OUT OUT SERR# 数据奇偶错信号 OUT IN/OUT PERR# 报错信号 总线占用允许信号 IN GNT# 总线占用请求信号 OUT REQ# 仲裁信号 主设备利用LOCK#信号请求独占访问--带内存的从设备, 接受LOCK#信号的从设备不再响应其它主设备发来的请求 IN IN/OUT LOCK# 资源锁存信号(可选) 奇偶信号,是AD[63..32]和C/BE#[7..4]的奇偶位 IN/OUT IN/OUT PAR64# 响应64位传输 OUT IN ACK64# 64位传输请求信号 IN IN/OUT REQ64# 4~7字节的字节赋能信号 IN OUT C、BE#[7..4] 高4个数据字节 IN/OUT IN/OUT AD[63..32] 64位扩展信号(可选) 测试复位 IN IN TRST# 测试方式 IN IN TMS 测试输出 OUT OUT TDO 测试输入 IN IN TDI 测试时钟 IN IN TCK 边界扫描信号(可选) 侦听完成信号, 桥发出SDON E 表示侦听完成 IN SDONE 侦听返回信号,预示命中了一个修改的Cache line IN SBO# Cache支持信号(可选) 表7-4列举了所有 PCI总线命令。 表7-4  PCI命令集 Memory Read 0 1 1 0 I/O Write 1 1 0 0 Memory Write 1 1 1 0 I/O Read 0 1 0 0 特殊周期: 广播消息 1 0 0 0 中断响应: 返回中断向量 0 0 0 0 命令类型 C/BE#3 C/BE#1 C/BE#2 C/BE#3 Memory Write and Invalidate 1 1 1 1 Memory Read Line 0 1 1 1 Dual-Address Cycle: 64位寻址 1 0 1 1 Memory Read Multiple 0 0 1 1 Configuration Write 1 1 0 1 Configuration Read 0 1 0 1 PCI总线传输协议是同步传输协议,所有 PCI操作均同步于 PCI时钟。PCI总线的基本传输规则是突发传输方式。 1. PCI总线传输周期 PCI总线传输周期由一个地址阶段加上一个或多个数据阶段构成。基本的 PCI传输是由 FRAME#、 IRDY#和 TRDY#三个信号控制。 2. PCI总线传输 PCI总线传输包含读、写和中止三个内容。 (1) 读传输 图7.4显示了读操作的传输过程。 (2) 写传输 图 7.5显示了写操作的传输过程。 (3) 传输中止 在某些情形下,主设备或从

文档评论(0)

xiaofei2001128 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档