(精)第2章 微处理器结构及基本原理.pptVIP

  • 2
  • 0
  • 约5.69千字
  • 约 37页
  • 2017-01-09 发布于北京
  • 举报
第2章 微处理器结构及基本原理 本章学习目标 掌握微处理器的结构 掌握微处理器的工作原理 2.1 Intel 8086 微处理器内部结构 8086微处理器的主要特点: 16位微处理器; 数据总线16位; 地址总线20位,可寻址1MB存储空间; 时钟频率为5~10MHz。 8086 CPU的内部结构由执行单元EU(execution unit)和总线接口部件BIU(bus interface unit)两部分组成。 Intel 8086 微处理器的内部结构如图所示。 1.总线接口部件BIU 总线接口部件BIU负责8086 CPU与存储器和外设之间的信息传送。 BIU负责从内存的指定区域取出指令,送至指令队列排队。在执行指令时所需要的操作数,也由BIU从内存的指定区域取出,传送给执行部件EU去执行。 BIU包含一个地址加法器、一组16位的段寄存器、一个16位的指令指针IP、一个6字节的指令队列缓冲器及总线控制电路。 (1)地址加法器和段寄存器 8086采用了分段结构,将1MB的内存空间划分为若干个逻辑段,在每个逻辑段中使用16位段基址和16位偏移地址进行寻址,段寄存器用来存放各段的段基址。 利用BIU的地址加法器计算并形成CPU所要访问的存储单元地址(20位)或I/O端口地址(16位)。 (2)指令队列缓冲器 指令队列缓冲器是6个字节的“先进先出”的RAM存储器,用来按顺序存放

文档评论(0)

1亿VIP精品文档

相关文档