- 1、本文档共65页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[工艺美术第一课[工艺美术第一课[工艺美术第一课
第七章 半导体存储器 基本要求 1.熟悉随机存取存储器(RAM)的工作原理。 2. .熟悉典型RAM的功能及容量扩展的方法。 3.熟悉只读存储器(ROM)的结构、工作原理。 4. 熟悉常用EPROM的的功能及应用。 1. 指出下列存储系统各具有多少个存储单元,至少需要几条地址线和数据线。 (1)64K×1; (2)256K×4;(3)1M×1;(4)128K×8 解(1)216×1个存储单元,至少需要16条地址线和1条数据线。 (2)218×4个存储单元,至少需要18条地址线和4条数据线。 (3)220×1个存储单元,至少需要20条地址线和1条数据线。 (4)217×8个存储单元,至少需要17条地址线和8条数据线。 2. 设存储器的起始地址全为0,试指出下列存储系统的最高地址为多少?(1)2K×1 (2)16K×4 (3)256K×32 解 (1)(7FF)H (2)(3FFF)H (3)(3FFFF)H 第九章 数模与模数转换电路 基本要求 1.了解D/A转换器的电路结构及工作原理。 2.了解D/A转换器的主要技术指标。 3.了解A/D转换器的电路结构和工作原理。 4.了解A/D转换器的主要技术指标。 * 图中看出,谐波次数越高,幅值分量越小,对原波形的贡献越小,所以在一定条件下可忽略高次谐波。 * * (3)状态编码(状态分配); (4)选择触发器的类型 (6)画出逻辑图并检查自启动能力。 给每个状态赋以二进制代码的过程。 根据状态数确定触发器的个数, (5)求出电路的激励方程和输出方程 ; (M:状态数;n:触发器的个数) 2n-1M≤2n 选取编码方案的原则应有利于所选触发器的驱动方程及电路输出方程的简化和电路的稳定 例 设计一个串行数据检测器。对它的要求是:连续输入3个或3个以上的1时输出为1,其它情况下输出为0. 解:设输入数据为输入变量,用X表示;检测结果为输出变量,用Y表示,其状态转换表为 其中S0为没有1输入的以前状态,S1为输入一个1以后的状态,S2为输入两个1以后的状态,S3为连续输入3个或3个以上1的状态。 由状态表可以看出,S2和S3为等价状态,可以合并成一个。 其化简后状态图为 由于电路的状态为3个,故M=3,应取触发器的数目为n=2. 取00、01和10分别对应S0、S1和S3,若选定的触发器为JK触发器,则其输出端的卡诺图为 分开的卡诺图为 化简后电路的状态方程为 可得驱动方程为 输出方程为 其对应的逻辑电路如图5.4.3所示 其状态转换图为 由状态转换图可知,此电路可以自启动。 时序逻辑电路的自启动设计 前一节的时序电路设计中,电路的自启动检查是在最后一步进行的,如果不能自启动,还要返回来从新修改设计。如果在设计过程中能够考虑自启动的问题,就可以省略检查自启动这一步骤了。 例 设计一七进制计数器,要求它能够自启动。已知该计数器的状态转换图及状态编码如图5.4.4所示。 解: 由所给的状态图得出电路次态的卡诺图为 各个输出端的卡诺图为 则输出端的状态方程为 由于进位信号是在011状态译出,故输出方程为 注意: 在上述合并1中,如果将×项圈入,则当作1处理;否则作0处理。这就是无形中给无效状态(×)指定了次态。如果想电路自启动,必须是无效状态的次态应改为有效状态。 前面所得的电路状态方程都是没包含×,也就是将它取成000,仍是无效状态,电路则不会自启动。如果将×××取成有效状态则电路就会自启动。若修改Q2n+1的卡诺图如下 那么电路的状态方程改为 若由JK触发器构成,则应将上述状态方程改写成JK触发器特性方程的标准形式,即 则驱动方程为 根据驱动方程和输出方程可画出七进制计数器的逻辑电路如图5.4.5所示。 它的状态转换图为 故电路可以自启动。 注:修改输出端逻辑式时,也可以修改其它两端,这视得到的状态方程最简而定。 注意:在无效状态不止一个的情况下,为保证电路能够自启动,必须使每个无效状态都能直接或间接地转为某一有效状态。 第五章 时序逻辑电路 基本要求 1. 熟悉常用中规模集成计数器的逻辑功能及应用。 2. 熟练掌握计数器的分析方法。 3. 熟悉寄存器的工作原理、逻辑功能。 带引脚名的逻辑符号 带引脚名的逻辑符号 带引脚名的逻辑符号 用RCO端来实现 完整状态转换图 试分别用以下方法设计一个七进制计数器: (1)利用74290的异步清零功能;(2)利用
文档评论(0)