(精)《物联网理论与技术》第2章:逻辑门功能及其电路特性——最新.pptVIP

  • 0
  • 0
  • 约6.1千字
  • 约 48页
  • 2017-01-11 发布于湖北
  • 举报

(精)《物联网理论与技术》第2章:逻辑门功能及其电路特性——最新.ppt

第2章 逻辑门功能及其电路特性 2.1 基本逻辑门 2.1 基本逻辑门 2.2 其他逻辑门及表述 2.3 其他辅助门电路 2.4 集成电路逻辑门 本 章 小 结 实 验 实 验 实 验 实 验 * * * * * * * * * * * * * * * * * * * 3.CMOS与非门工作原理 图2-32 CMOS与非门的开关模型 (a)输入均为高电平 (b)输入中有一个高电平 (c)输入均为低电平 2.4.1 逻辑门及其基本结构与工作原理 2.4.2 TTL集成电路逻辑门及同类CMOS器件系列 TTL门电路 74(民用)系列 54(军用)系列 子系列 子系列 74:标准TTL(Standard TTL)。 74L:低功耗TTL(Low-power TTL)。 74S:肖特基TTL(Schottky TTL)。 74AS:先进肖特基TTL(Advanced Schottky TTL)。 74LS:低功耗肖特基TTL(Low-power Schottky TTL)。 74ALS:先进低功耗肖特基TTL(Advanced Low-power Schottky TTL) 2.4.2 TTL集成电路逻辑门及同类CMOS器件系列 74L 74ALS 74LS 74AS 74 74S 最小 最大 74AS 74S 74ALS 74LS 74 74L 最快 最慢 TTL系列 功耗 TTL系列 速度 表2-13 TTL系列速度及功耗的比较 0 ~ 70 4.75 ~ 5.25 74 -55 ~ +125 4.5 ~ 5.5 54 环境温度(℃) 电源电压(V) 系列 表2-14 54系列与74系列的比较 2.4.3 集成电路门的性能参数 1. 器件的工作电源电压 TTL集成电路的标准直流电源电压为5V,最低4.5V,最高5.5V。 2. 逻辑器件的输入/输出逻辑电平 数字集成电路分别有四种不同的输入/输出逻辑电平。 2. 逻辑器件的输入/输出逻辑电平 标准TTL电路则有: 定义为逻辑0的低电平输入电压范围VIL :0~0.8V。 定义为逻辑1的高电平输入电压范围VIH :2~5V。 定义为逻辑0的低电平输出电压范围VOL :不大于0.3V。 定义为逻辑1的高电平输出电压范围VOH :不小于2.4V 。 5V CMOS电路: 定义为逻辑0的低电平输入电压范围VIL :0~ 0.5V。 定义为逻辑1的高电平输入电压范围VIH :2.5~5V。 定义为逻辑0的低电平输出电压范围VOL :不大于0.1V。 定义为逻辑1的高电平输出电压范围VOH :不小于4.4V。 2. 逻辑器件的输入/输出逻辑电平 图2-33 标准TTL门的输入/输出逻辑电平 3.逻辑信号传输延迟时间 图2-34 tPHL和tPLH的定义 4. 集成逻辑电路的扇入和扇出系数 图2-35 两种逻辑状态中的电流和电压 IOH Low Low 输出高电平 VOH VIH IIH 驱动门 + + - - 负载门 IOL High High 输出低电平 VOL VIL IIL 驱动门 + + - - 负载门 4. 集成逻辑电路的扇入和扇出系数 【例2-1】 已知74ALS00的电流参数为IOL(max) = 8mA,IIL(max)= 0.1mA,IOH(max)= 0.4mA,IIH(max)= 20?A。求一个74ALS00与非门输出能驱动多少个74ALS00与非门的输入。 解: 首先考虑低电平状态。在低电平状态下得到能被驱动的输入个数: 2.4.3 集成电路门的性能参数 5. 集成逻辑门器件的功耗 功耗 2.4.4 TTL与CMOS集成电路的传统接口技术 IIL > IOL IIH > IOH VIL (max) < VOL (max) VIH (min) > VOH (min) 负载门 驱动门 表2-15 TTL门与CMOS门的连接条件 2.4.4 TTL与CMOS集成电路的传统接口技术 R TTL CMOS +5V 图2-36 TTL驱动门与CMOS负载门的连接 2.4.5 CMOS与TTL逻辑器件的封装 图2-37 74LS00引脚配置及DIP封装外形图 逻辑门 逻辑运算 与、或、非运算 逻辑符号、逻辑表达式和真值表 高电平 复合逻辑运算 与非运算、或非运算、异或及同或运算

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档