- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[Quartus_II的安装和使用说明1
数字逻辑实验报告
Quartus II软件的基本操作
及三态门与OC门的设计与仿真
专业班级
学 号
姓 名
2014年5月5日
实验目的
1、熟悉Quartus II软件的基本操作,了解各种设计方法(原理图设计、文本设计、波形设计)
2、用逻辑图和VHDL语言设计一个异或门。
3、用逻辑图和VHDL语言设计三态门,三态门的使能端对低电平有效。
4、用逻辑图和VHDL语言设计一个OC门(集电极开路门)。
实验原理
异或门的设计
(1)电路原理图
真值表
A B OUT 0 0 0 0 1 1 1 0 1 1 1 0 2、三态门的设计
(1)电路原理图
真值表
EN A OUT 0 0 Hi-Z 0 1 Hi-Z 1 0 0 1 1 0 OC门的设计
电路原理图
真值表
A B 0 0 1 Hi-Z
实验仿真及波形分析
异或门
(1)波形仿真图
波形分析
对应真值表异或门相同输入时输出为0、异种输入输出为1;
对应波形图异或门当A、B输入同为高电平或低电平时输出为低电平,当A、B输入一个为高电平另一个为低电平时输出为高电平。上图所示仿真波形图完全吻合。
三态门
(1)波形仿真图
(2)波形分析
当Enable=1时,选通,其输入直接送到输出; 若Enable=0,缓冲器被阻止,无论输入什么值,输出的总是高阻态,用Z表示。高阻态能使电流降到足够低,以致于类似缓冲器的输出没有与任何东东相连。
OC门
(1)仿真波形图
波形分析
实验感想
此次实验的主要任务是设计异或门、三态门及OC门,用逻辑电路图来实现,用仿真波形图来验证结果。实验过程中由于对QuartusII软件的不熟悉出现了几次错误,在助教老师的帮助下才顺利完成实验。经过本次试验,对QuartusII软件的基本操作已经掌握,希望能为接下来的实验打好基础。
实验一、二
第 1 页 共 3 页
文档评论(0)