(精)第3章(组合逻辑电路的分析和设计)——最新.ppt

(精)第3章(组合逻辑电路的分析和设计)——最新.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
逻辑表达式 逻辑图 七段显示译码器7448是一种与共阴极数字显示器配合使用的集成译码器,它的功能是将输入的4位二进制代码转换成显示器所需要的七个段信号a~g。 灯测试输入 灭零输入 灭灯输入/灭零输出 2、集成显示译码器74LS48 2、集成显示译码器74LS48 引脚排列图 功能表 辅助端功能 = 7448驱动BS201A 电阻的作用:提高驱动电流 整数 最高位 整数 最低位 小数 最高位 小数 最低位 消去多位数码显示的无效零 3.4.2.4 译码器的应用 1、用二进制译码器实现逻辑函数 ②画出用二进制译码器和与非门实现这些函数的接线图。 ①写出函数的标准与或表达式,并变换为与非-与非形式。 2 1 0  数据分配器的逻辑功能是将1个输入数据传送到多个输出端中的1个输出端,具体传送到哪一个输出端,也是由一组选择控制信号确定。  数据分配器就是带选通控制端即使能端的二进制译码器。只要在使用中,把二进制译码器的选通控制端当作数据输入端,二进制代码输入端当作选择控制端就可以了。  数据分配器经常和数据选择器一起构成数据传送系统。其主要特点是可以用很少几根线实现多路数字信息的分时传送。 2、用二进制译码器作数据分配器 D Y0 Y1 Y2 Y2n-1 n位通道选择信号 数据分配器 ① 1路-4路数据分配器 由地址码决定将输入数据D送给哪1路输出。 真值表 逻辑表达式 地址变量 输入数据 逻辑图 ② 集成数据分配器及其应用 集成数据分配器 把二进制译码器的使能端作为数据输入端,二进制代码输入端作为地址码输入端,则带使能端的二进制译码器就是数据分配器。 由74LS138构成的1路-8路数据分配器 地址输入端 数据输入端 S2=0 S3=0 表达式: 小结  把代码状态的特定含义翻译出来的过程称为译码,实现译码操作的电路称为译码器。实际上译码器就是把一种代码转换为另一种代码的电路。  译码器分二进制译码器、十进制译码器及字符显示译码器,各种译码器的工作原理类似,设计方法也相同。  二进制译码器能产生输入变量的全部最小项,而任一组合逻辑函数总能表示成最小项之和的形式,所以,由二进制译码器加上或门即可实现任何组合逻辑函数。 3.4.3 数据选择器 3.4.3.1 4选1数据选择器 3.4.3.2 集成数据选择器 3.4.3.3 用数据选择器实现组合逻辑函数 数据选择器: 通过通道选择信号,把多个通道上的数据传送到公共数据通道(总线)上。 D0 D1 D2 D2n-1 Y n位通道选择信号 数据选择器 D Y0 Y1 Y2 Y2n-1 n位通道选择信号 数据分配器 1 4选1数据选择器 真值表 逻辑表达式 地址变量 输入数据 由地址码决定从4路输入中选择哪1路输出。 逻辑图 2 集成数据选择器 集成双4选1数据选择器74LS153 选通控制端S为低电平有效,即S=0时芯片被选中,处于工作状态;S=1时芯片被禁止,Y≡0。 EI为使能输入端,低电平有效。Eo为使能输出端,通常接至低位芯片的端,无编码信号输入端。EI和Eo配合可以实现多级编码器之间的优先级别的控制。GS为扩展输出端,是控制标志。 GS =0表示是编码输出; GS=1表示不是编码输出,有编码信号输入。 集成3位二进制优先编码器74LS148 集成3位二进制优先编码器74LS148的级联 16线-4线优先编码器 4、8421 BCD码编码器 输入10个互斥的数码输出4位二进制代码 真值表 逻辑表达式 逻辑图 5、8421 BCD码优先编码器 真值表 逻辑表达式 逻辑图 3、集成10线-4线优先编码器 小结  用二进制代码表示特定对象的过程称为编码;实现编码操作的电路称为编码器。  编码器分二进制编码器和十进制编码器,各种编码器的工作原理类似,设计方法也相同。集成二进制编码器和集成十进制编码器均采用优先编码方案。 3.4.2 译码器 3.4.2.1 二进制译码器 3.4.2.2 二-十进制译码器 3.4.2.3 显示译码器 3.4.2.4 译码器的应用 把代码状态的特定含义翻译出来的过程称为译码,实现译码操作的电路称为译码器。 3.4.2.1 二进制译码器 设二进制译码器的输入端为n个,则输出端为2n个,且对应于输入代码的每一种状态,2n个输出中只有一个为1(或为0),其余全为0(或为1)。 二进制译码器可以译出输入变量的全部状态,故又称为变量译码器。 译 码 器 n位二进制码 N个译码出的信息N≤ 2n 1、3位二进制译码器 真值表 输入:3位二进制代码 输出:8个互斥的信号(高电平有效) 逻辑表达式 逻辑图 电路特点:与门组成的阵列 输出高电平有效 输出低电平有效 输出高电平有效 使能高电平有效 输出低

文档评论(0)

xiaofei2001128 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档