四时序电路状态分析..docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
四时序电路状态分析.

第四章 时序电路(Sequental Circuits) 4.3 同步时序电路 4.3.1 mealy和moore模型 mealy和moore是时序电路最主要的二形式。 mealy时序电路模型 moore时序电路模型 同步时序电路的记忆电路由触发器构成,存储与更新状态信息。 二组合逻辑模块对输入和触发器输出信息进行转换。输入逻辑产生对触发器的激励,输出逻辑则产生所需输出。 mealy时序电路的输出是I、S的函数。 Moore时序电路的输出仅是S的函数。 4.3.2 时序电路的表述。 逻辑图,术语,状态图,符号状态表,代码状态表,激励表,激励方程,定时波形图。 时序电路状态机制中所用变量术语: 输入变量:所有进入时序电路的外部变量。 输出变量:所有从时序电路发出的变量。 状态变量:触发器的输出,亦即时序电路的状态。 激励变量:触发器之输入。因其“激励”触发器改变而得名。激励变量就是触发器的J、K、R、S、D、T端,由输入组合逻辑对输入变量和状态变量逻辑运算产生。状态变量是激励变量的函数。 状态:触发器的内容及输出。时序电路的每个状态都必须是唯一的和不相互模糊。 时序电路的可能状态数 Y=2X(X:触发器数)。 时序电路的当前态(PS:Present state)Next state)。 触发器所表示的时序电路状态只在时钟沿改变,所以以时钟沿分割状态。 现态(当前态)PS:在t时段的状态变量值。 下态(次态)NS:相对于t时段,时钟沿后t+1时段的状态值。 PS(t) F2 F1 NS(t+1) F2 F1 0 1 1 1 1 1 1 1 0 0 0 例:简单状态表。 时序电路状态图(state diagram) 用抽象符号表示状态及其转换情况。 mealy型时序状态表示: 例: X:输入变量。 Y:输出变量。 A、B:表示不同状态。 X/Z:表示 输入/输出。 Moore型时序状态表示: 例:JK触发器moore型状态图表示。 Mealy和moore混合型时序状态表示。 例:一个输入变量X,二输出变量Y、Z。 (输出Z只与状态有关,输出Y与状态和X同时有关) 状态:A、B、C、D 输入变量个数决定每个状态转移线数,次态是其它态,也可是原态。 当输入变量较多时,为方便,有时只将状态图中转移到它态的转移线画出。 例:输入X、Y、Z。 时序电路符号状态表(state table) 三栏:状态栏(电路所有出现状态); 次态栏(各态在各输入组态之次态); 输出栏(各态在各输入组态之输出)。 例: PS NS(XY/Z) 00 Z 01 Z 11 Z 10 Z A B C D A 0 A 0 B 0 B 0 B 0 C 0 C 0 B 0 A 0 D 0 C 0 B 0 A 0 D 0 A 1 D 0 时序电路代码状态表(state table) 在时序电路电路实现时,代表状态的符号必须指定为代码才能在触发器中存储,称之为状态分配(making the state assignment)。 当状态被分配代码后,替代符号状态表中的符号便生成代码状态表。 例:如上述时序电路状态分配如下: Fa Fb State 0 0 0 1 1 1 1 0 A B C D 则时序电路代码状态表为: PS Fa Fb NS (XY/Z) 00 Z 01 Z 11 Z 10 Z FaFb FaFb FaFb FaFb 0 0 0 1 1 1 1 0 00 0 00 0 01 0 01 0 01 0 11 0 11 0 01 0 00 0 10 0 11 0 01 0 00 0 10 0 00 1 10 0 注意:状态分配可存在不同方案,对电路的实现有影响,后章节讨论。 时序电路的激励表与激励方程。 从代码状态表可得在各种状态和输入组合情况下的触发器所应产生的输出变化,因此,当我们选定触发器后,便可导出每个触发器在所有各种状态和输入组合情况下对其所应产生的激励表。如把激励表中的状态变量、输入变量均作为组合电路的输入看待,则激励表就是求对触发器激励端的激励方程(函数、表达式)的真值表。从真值表自然可设计出激励电路。 各类型触发器之激励表汇总如下: (a) JK触发器 (b) SR触发器

文档评论(0)

sfkl + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档