《CMOS》Project报告..docVIP

  • 4
  • 0
  • 约7.42千字
  • 约 18页
  • 2017-01-12 发布于重庆
  • 举报
《CMOS》Project报告.

《CMOS模拟集成电路设计》---项目设计 CMOS模拟二级运算放大器设计 项目需求分析与方案论证 运算放大器,简称运放,是模拟电路中最为通用和基础的模块。运放一般由几部分构成,包括输入级、中间级、输出级和偏置电路。 单级放大器中由输出管产生的小信号电流直接流过输出阻抗,因此单级放大电路增益被抑制在放大管的跨导与输出阻抗的乘积。在单级放大器中,增益是与输出摆幅是相矛盾的,为了缓解这种矛盾引进了两级运放,两级运放可以同时实现高增益和较大的输出摆幅。在两级运放中将这两点各在不同级实现。本项目运用的是二级运放来实现,其中大的增益靠第一级与第二级的级联而组成,而大的输出电压范围靠第二级共源放大器来实现。 表1 设计目标和性能参数要求 参数种类 参数值 管子长度 ≥ 0.35um 管子宽度 ≥ 0.8um 负载电容 = 3pF 共模输入电压 (VDD +VSS)/ 2 开环直流增益 ≥ 60 dB 输出动态范围 [ 0.1(VDD - VSS),0.9(VDD - VSS)] 共模抑制比 ≥45dB 单位增益带宽 ≥60dB 相位裕度 ≥45 degree 转换速率 ≥50 V/vs 静态功耗 ≤10 mW 面积 ≤10000um2 本项目选用的是LEVEL 1 SPICE参数模型 本项目所使用二级放大器电

文档评论(0)

1亿VIP精品文档

相关文档