实验三译码器数据选择器及其应用..docVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验三译码器数据选择器及其应用.

实验三 译码器、数据选择器及其应用 一、实验目的 1.熟练掌握集成译码器、数据选择器的工作原理、逻辑功能及扩展应用。 2.一般了解利用译码器、数据选择器可以实现某些逻辑函数和其它用途。 二、实验用元器件 1.双2-4译码器 74LS139×1 2.3线-8线译码器 74LS138×1 3.双4选1数据选择器 74LS153×1 4.8选1数据选择器 74LS151×1 5.2输入四与非门 74LS00×1 6.4输入二与非门 74LS20×1 三、实验内容 1、测试74LS139的逻辑功能 图1 74LS139集成电路引脚图 如图1所示,74LS139内有两个2- 4译码器,表1是译码器的真值表。E为使能端,低电平有效,它既可控制电路的工作状态,也可用于实现扩展功能。E=0时,2-4译码器工作;E=1时,输出信号全部为高电平,输出状态与输入编码无关。B、A是选择信号,可视为译码器的地址码,B为高位,A为低位,两位地址码有四种组合状态,每种组合状态对应一路输出Y0~Y3。 表1 2-4译码器真值表(注:×为任意态) 实验步骤: 1)接线 按图1的引脚接线,测试单个2- 4译码器的功能(只接74LS139芯片中的一个译码器),1B、1A 、1E输入端接逻辑电平信号,1Y0、1Y1 、1Y2 、1Y3输出端接指示灯。 2)测试 当E=1时,看四个输出信号的逻辑电平是否全“1”。 当E=0时,2- 4译码器进入正常工作状态,给1B、1A选择信号端加不同组合逻辑电平,观察输出端1Y0、1Y1 、1Y2 、1Y3所接指示灯的变化,红灯亮表示“1”电平,绿灯亮表示“0”电平,看是否符合真值表2所示其功能。 表2 2- 4译码器逻辑功能表 3)利用74LS139译码器实现“同或”门电路 图2 用74LS139译码器实现“同或”逻辑门电路接线图 表3 用74LS139译码器实现“同或”逻辑门电路真值表 将实验结果填入表中,验证其逻辑关系。是否符合“同或”逻辑门电路的逻辑关系。 4)利用74LS139译码器实现“异或”门电路 图3 用74LS139译码器实现“异或”逻辑门电路接线图 表4 用74LS139译码器实现“异或”逻辑门电路真值表 将实验结果填入表中,验证其逻辑关系。是否符合“异或”逻辑门电路的逻辑关系。 2、数据选择器74LS153(双4选1数据选择器)的功能测试 图4是74LS153集成块引脚图,内部有两个4选1数据选择器,C0~C3为数据输入端,Y为输出端,A、B为选择信号,也可以称为地址信号。E为使能端,低电平有效,E =0时,数据选择器工作;E =1时,停止选择功能,输出全“0”,输出状态与输入数据无关。表5是选择器的真值表。 图4 74LS153集成块引脚图 表5 4选1数据选择器真值表 实验步骤: 接线:按图4引脚图接线,测试一个4选1数据选择器的功能,看是否符合4选1数据选择器真值表上的逻辑关系。 利用数据选择器实现其他门电路 根据真值表所表示逻辑关系写出逻辑表达式: 由逻辑表达式可知,当C0~C3输入一定的逻辑电平,A、B和Y之间构成不同的逻辑门关系,因此74LS153双4选1数据选择器还可以作为逻辑函数产生器。 当C0~C3输入相应的逻辑电平1001时,A、B和Y之间构成了“同或”逻辑门关系。 当C0~C3输入相应的逻辑电平0110时,A、B和Y之间构成了“异或”逻辑门关系。 按照上面C0~C3的两种取值,观察A、B和Y之间的逻辑关系。看是否符合“同或”和“异或”门电路的逻辑关系。 3、用3线-8线译码器74LS138设计一个全加器。 4、用数据选择器74LS151实现函数Z=Σm (3,4,5,6,7,8,9,10,12,14)。 四、实验报告 1、整理实验1和2的实验内容。 2、画出实验3的连线图。 3、画出实验4的连线图。

文档评论(0)

sfkl + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档