l第2章QuartusII设计向导.pptVIP

  1. 1、本文档共71页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
l第2章QuartusII设计向导

Quartus II软件开发步骤 (1)新建文件夹 (2)画电路图 (2,3)三步不分先后 (3)新建项目 (4)画输入信号(首先设置仿真终止时间end time) (5)编译 (6)功能仿真(加入输入信号,每次改变都应编译一次) (7)时序仿真 (8)下载程序到开发板 常用库元件名定义 数字电路:7400 : 与非门 7402 : 或非门 and2 : 2输入端与门 or2 : 2输入端或门 端口: input :输入接口 output: 输出接口 常量: vcc :高电平 gnd:低电平 画导线,总线 鼠标移到元件引脚附近,出现 图标时,按住左键,并拖动鼠标即可。 画总线时,点击 图标,按住左键,即可画出总线。 画管道(用于方块图)图标。 网络标号 点击选中要命名的导线,在线的属性中的name栏填入名称。 (4)将工程cnt10的端口信号名选入波形编辑器中。 菜单命令:Edit \ Insert \Node or BUS 菜单命令:View \Utility window \Node finder 编辑输入波形(输入激励信号) 选中波形的一段 指定逻辑电平 仿真输入信号,对仿真结果影响很大,不正确的输入信号,有可能无法得到正确的结果。 (7)仿真器参数设置。 菜单命令:Processing\Simulator tool 功能仿真 把电路中所有引脚全部列出来 新建一个引脚组,并把引脚加入其中。 右键,Creat group 创建一个aa引脚组 按住左键,拖动引脚到右边的芯片的一个引脚上即可。 计数时间计算 enb: 计数器允许计数,Qd信号(8个周期) 计数时间100ms,则每个时钟周期为100/8=12.5ms 对应的时钟频率是80Hz 计数时间为1秒时, 每个时钟周期1000ms/8=125ms 2.2 原理图输入方式设计初步 2.2.6 功能测试 (6)总线数据格式设置。 图2-22设置好的激励波形图 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 2.2 原理图输入方式设计初步 2.2.6 功能测试 (7)仿真器参数设置。 菜单命令:Assigments\Settings 图2-23 选择仿真约束和控制 仿真类型 功能仿真 时序仿真 快速时序仿真 检测冒险情况 输入信号波形 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 仿真类型 功能仿真 时序仿真 快速时序仿真 输入信号波形 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 2.2 原理图输入方式设计初步 (8)启动时序仿真器。 (9)观察仿真结果。 图2-24 仿真波形输出 输出端信号有延迟现象 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 输出信号没有延迟现象 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 2.3 引脚设置和下载 2.3.1 引脚锁定。菜单命令:Assignment \ Pin 为了进行硬件测试,应将输入输出信号锁定在芯片的引脚上。再进行编译(综合),下载到电路板中,进行测试。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd.

文档评论(0)

xiaoyi2013 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档