第2章80C51的结构和原理解析.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第2章80C51的结构和原理解析

第2章 AT89S51单片机硬件结构 没有总线扩展引脚的产品 2.2 AT89S51的引脚功能 引脚简介 P3口线的第二功能 40只引脚按功能分为3类: (1)电源及时钟引脚: Vcc、Vss;XTAL1、XTAL2。 (2)控制引脚: PSEN*、EA* 、ALE、RESET (即RST)。 (3)I/O口引脚:P0、P1、P2、P3,为4个8位I/O口的外部引脚。 1 电源及时钟引脚 1.电源引脚 (1)Vcc(40脚):+5V电源; (2)Vss(20脚):接地。 2.时钟引脚 (1)XTAL1(19脚):如果采用外接晶体振荡器时,此引脚应接地。 (2)XTAL2(18脚):接外部晶体的另一端。 2 控制引脚 提供控制信号,有的引脚还具有复用功能。 (1) RST/VPD(9脚):复位与备用电源。 (2) ALE/PROG*(30脚):第一功能ALE为地址锁存允许,可驱动8个LS型TTL负载。 PROG*为本引脚的第二功能。为编程脉冲输入端。 此外,单片机正常运行时,ALE端一直有正脉冲信号输出,此频率为时钟振荡器频率fosc的1/6。可作外部定时或触发信号用。 (3) PSEN* (29脚):外部程序存储器的读选通信号。可以驱动8个LS型TTL负载。 (4) EA*/VPP (Enable Address/Voltage Pulse of Programing,31脚) EA*为内外程序存储器选择控制端。 EA*=1,访问片内程序存储器,但在PC(程序计数器)值超过0FFFH(对于8051、8751)时,即超出片内程序存储器的4K字节地址范围时,将自动转向执行外部程序存储器内的程序。 EA*=0,单片机则只访问外部程序存储器。 VPP为本引脚的第二功能。用于施加编程电压(例如+21V或+12V)。对89C51,加在VPP脚的编程电压为+12V或+5V。 3 I/O口引脚 (1) P0口:双向8位三态I/O口,此口为地址总线(低8位)及数据总线分时复用口,可驱动8个LS型TTL负载。 (2) P1口:8位准双向I/O口,可驱动4个LS型TTL负载。 (3) P2口:8位准双向I/O口,与地址总线(高8位)复用,可驱动4个LS型TTL负载。 (4) P3口:8位准双向I/O口,双功能复用口,可驱动4个LS型TTL负载。 注意:准双向口与双向三态口的差别。 当3个准双向I/O口作输入口使用时,要向该口先写“1”。 准双向I/O口无高阻的“浮空”状态。 以上的准双向口与双向口的差别,读者在学习第4章后,将会有深刻的理解。 2.3 80C51的CPU 单片机的工作过程 2.4 80C51的存储器组织 2.4.1 80C51单片机的程序存储器配置 程序存储器 2.4.2 80C51单片机数据存储器配置 数据存储器 2.4.3 80C51单片机的特殊功能寄存器(SFR) 2.5 80C51的并行口结构与操作 2.6 80C51的时钟与时序 2.7 复位操作和复位电路 P0 ~ P3并行口的基本用途 1、可作为并行IO输入通道(例如,按键/开关连接通道) 2、可作为并行IO输出通道(例如,数码管显示器连接通道) 3、可作为串行通信通道(例如,双机通讯的连接通道) 4、可作为外部设备的连接通道(例如,存储器扩展通道) P0~P3小结 1. 结构 2. 功能 B0H A0H 90H 80H SFR地址 ★ 第二功能 ★ ★ 总线端口 ★ ★ ★ ★ 准双向IO口 P3 P2 P1 P0 ★ ★ ★ 内部上拉电阻 ★ ★ ★ 输出控制 ★ ★ MUX开关 ★ ★ ★ ★ D锁存器 P3 P2 P1 P0 时钟产生方式 内部时钟方式 外部时钟方式 外部时钟源直接接到XTAL1端,XTAL2端悬空, 3.时钟信号的输出 当使用片内振荡器,XTAL1、XTAL2引脚还能为应用系统中的其他芯片提供时钟,但需增加驱动能力。其引出的方式有两种,如图2-10。 * 图2-10 时钟信号的两种引出方式 CPU的微操作必须在统一的时钟控制下才能正确进行, 时钟电路 微调电容: C1、C2≈ 30pF 晶振:石英晶体封裝 MCS-51的时钟频率为6~12MHz可调 外部时钟方式 需要通过单片机引脚接入晶振元件或外部时钟 内部时钟方式 2.6.2 机器周期、指令周期与指令时序 各种指令时序与时钟周期相关。 1.时钟周期 时钟控制信号的基本时间单位。若晶振频率为fosc,则时钟周期Tosc=1/fosc。如fosc=6M

文档评论(0)

wbjsn + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档