电子线路综合设计-第六组.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子线路综合设计-第六组

华 南 农 业 大 学 电子线路综合设计 数字电子钟设计 班级: 组别:6 指导教师: 2015年6 月10日 摘 要 电子数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,因此得到了广泛的使用。电子数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。通过电子数字钟的制作能进一步的了解各种在制作中用到的中小规模集成电路的作用及使用方法,通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法。 电子数字钟的设计主要是利用74LS90的技术功能来实现电子钟时分秒的跳变,整个设计主要分为六个模块:时模块、分模块、秒模块、信号产生及分频模块、校正模块。整点报时模块。其中信号的产生及分频是由晶振加分频器CD4060完成,而校正部分则通过加入SR触发器实现去抖功能。 关键词:CD4511 74LS90 SR触发器 晶体振荡器 校正电路 Digital Electronic Clock Lin Zifei (College of Electronic Engineering, South China Agricultural University, Guangzhou 510642,China) Abstract: Electronic digital clock is a device with digital circuit technology when the time, minutes and seconds, compared with the mechanical clock with higher accuracy and intuitive, so get a wide range of use. Electronic digital clock is a typical digital circuit, which includes the combinational logic circuit and the sequential circuit. Through the production of digital electronic clock can further understanding of various is used in the production of small and medium scale integrated circuits and method of use, through its further study and master the variety of combinational logic circuits and sequential circuits using principle and method. The design of digital electronic clock is mainly using 74ls90 technology function to achieve the electronic bell when the minutes of the jump, the whole design is divided to six modules: modules, sub module, second module, signal generation and frequency division module, correction module. The whole point timekeeping module. The signal generation and frequency division is by oscillator with a frequency divider CD4060 completed, and correction through joins SR flip-flop to shake function. Key words:CD4511 74LS90 SR flip-flop crystal oscillator correction circuit 目 录 1 前言 1 2 设计任务 1 2.1 设计指标 1 2.2 设计要求 1 2.3 编写设计报告 1 3 数字钟电路系统设计 2 3.1 时间脉冲产生电路 2 3.2 分频电路 3 3.3 时间计数器电路 3 3.4 译码驱动电路 5 3.5 显示电路 6 3.6 校

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档