项目二一位十进制加法计算器逻辑电路设计和制作.pptVIP

  • 67
  • 0
  • 约7.88千字
  • 约 98页
  • 2017-01-13 发布于江苏
  • 举报

项目二一位十进制加法计算器逻辑电路设计和制作.ppt

项目二一位十进制加法计算器逻辑电路设计和制作.ppt

图2-19 2-4数据分配器逻辑符号 返 回 表2-10 2-4数据分配器功能表 返 回 图2-20 由74LS138实现的数据分配器 返 回 表2-11一位比较器真值表 返 回 图2-21一位比较器逻辑电路 返 回 图2-22 数码管显示电路 返 回 表2-12 编码表 返 回 图2-23 字信号发生器的设置 返 回 仿真演练二 全加器 【技能目标】 (1)学会用逻辑转换仪设计数字电路。 (2)学会选择常见的元器件型号。 (3)学会将较复杂的逻辑电路生成子电路。 (4)学会用生成的子电路构成更复杂的数字电路。 【知识目标】 (1)掌握逻辑转换仪的使用方法。 (2)掌握子电路的生成步骤。 下一页 仿真演练二 全加器 【实践活动】 仿真一位加法器。 1.工作原理 (1)半加器。其真值表如表2-14所示。 (2)全加器。其真值表如表2-15所示。 2.仿真分析 (1)利用逻辑转换仪分别获得半加器的Sn和Cn表达式。如图2-34所示为在逻辑转换仪中设置的真值表Sn。得到半加器逻辑表达式为: 。同理得到 Cn表达式为:Cn=AB。如图2-35所示为在逻辑转换仪设置的真值表Cn。 (2)用同样方法获得全加器逻辑表达式:

文档评论(0)

1亿VIP精品文档

相关文档