《精》微型计算机系统原理及应用第五版 周明德第 1 章 概述.pptVIP

  • 16
  • 0
  • 约1.27万字
  • 约 93页
  • 2017-01-16 发布于湖北
  • 举报

《精》微型计算机系统原理及应用第五版 周明德第 1 章 概述.ppt

* 从存储器中取出的指令,由数据寄存器送至指令寄存器IR(Instruction Register),经过指令译码器ID(Instruction Decoder)译码,通过控制电路,发出执行一条指令所需要的各种控制信息。 存储器 存储器的结构如图1-7所示。它由256个存储单元组成,为了能区分不同的存储单元,对这些存储单元分别编了号,用两位十六进制数表示,这就是它们的地址如00H、01H、02H、…、FFH等;而每一个存储单元可以存放8位二进制信息(通常也用两位十六进制数表示),就是它们的内容。 存储器中的不同存储单元,是由地址总线上送来的地址(8位二进制数),经过存储器中的地址译码器来寻找的(每给定一个地址号,可从256个存储单元中找到相应于这个地址号的某一存储单元),然后就可以对这个存储单元的内容进行读或写的操作。 (1) 读操作 若已知在04号存储单元中,存的内容84H,若要把它读出至数据总线上,则要求CPU的地址寄存器先给出地址号04,然后通过地址总线送至存储器,存储器中的地址译码器对它进行译码,找到04号存储单元;再要求CPU发出读的控制命令,于是04号存储单元的内容84H就出现在数据总线上,由它送至数据寄存器DR,如图1-8所示。 (2) 写操作 若要把数据寄存器中的内容26H写入到10号存储单元,则要求CPU的AR地址寄存器先给出地址10,通过地址总线(AB)送至存储器,经译码后找到10号存储单元;然后把DR数据寄存器中的内容26H经数据总线(DB)送给存储器;且CPU发出写的控制命令,于是数据总线上的信息26H就可以写入到10号存储单元中,如图1-9所示。 信息写入后,在没有新的信息写入以前,该信息是一直保留的,而且我们的存储器的读出是非破坏性的,即信息读出后存储单元的内容不变。 执行过程 若程序已经存放在内存中,大部分8位机执行过程就是取指(取出指令)和执行(执行指令)这两个阶段的循环。 机器从停机状态进入运行状态,要把第一条指令所在的地址赋给PC,然后就进入取指阶段。在取指阶段从内存中读出的内容必为指令,所以DR把它送至IR,然后由指令译码器译码,就知道此指令要执行什么操作,在取指阶段结束后就进入执行阶段。当一条指令执行完以后,就进入到了下一条指令的取指阶段,这样的循环一直进行到程序结束(遇到停机指令)。 二、程序执行过程举例 以7+10=? 为例,说明程序执行过程。 1. 查指令系统,编写程序: MOV AL,7 ; 7 ? AL B0H 07H ADD AL,10;10+AL ? AL 04 H 0AH HLT ;处理器暂停 F4H 2. 汇编源程序 3. 机器码放入存储器 地址 B0H 07H 04H 0AH F4H ? 00H 01H 02H 03H 04H 05H ? MOV AL,07H ADD AL,10 HLT 4. 机器的执行过程 取指令 执行指令 (1) 第一条指令 (MOV AL, 07H) 的取指过程: ? PC的值(00H) ? AR ? PC+1 ? PC (PC = 01H) ? AR中的内容(00H) ? AB ? MEMORY,译码选中00H存储单元。 ? CPU发出“ 存储器读”信号 (00H) = B0H ? DB(数据总线) DR(数据寄存器) ? IR(指令寄存器) ? ID(执行) (2) ID译码指令,确定操作(07H ? AL),执行指令。 ? PC的值(01H) ? AR ? PC+1 ? PC (PC = 02H) ? AR中的内容(01H) ? AB ? MEMORY,译码选中01H存储单元 ? CPU发出“ 存储器读”信号 ? (01H) = 07H ? DB ? DR ? AL 三、指令执行过程小结 1.取指令 (1) 程序计数器PC将指令地址经地址缓冲器送到微处理外部地址总线,然后送到存储器进行地址译码。 (2) 访问存储器某一单元,同时CPU向存储器发“存储器读”控制信号(且PC←PC+1)。 (3) 经过几百ns,在外部数据总线上出现指令的第一字节,即操作码,它经由CPU内部数据缓冲器→内部总线→指令寄存器。 (4) 对于多字节指令,控制部件还会发出再去存储器取指令第二或第三字节的信号,每取一个字节,PC←PC+1。 2.指令译码 3.取操作数 经指令译码,如果需要取操作数,则CPU将给出操作数地址,再次访问存储器。 5.存放运算结果 微处理器就是不断重复以上过程,逐条执行指令

文档评论(0)

1亿VIP精品文档

相关文档