《精》计算机组成原理11-存储系统01.ppt

  1. 1、本文档共45页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
3.1、主存储器概述 3.2、主存储器构成 3.2.1、位单元构成(RAM、ROM) 3.2.2、地址译码(单向、双向) 3.2.3、主存储器组成(芯片封装) 3、主存储器 存储单元 存储位 存储器 存储器的封装(蓝色的封装方式,芯片的引脚太多) 地 址 信 号 线 地址信号线 Intel 2114引脚及逻辑符号 (a) 引脚 (b) 逻辑符号 静态存储器的封装 3.2.3、主存储器组成 地址线 数据线 读写 信号 片选 信号 存储器的内部数据通过输入/输出和三态门电路与数据总线相连。 由片选信号/CS和读写信号/WE一起来控制三态门。 写入:CS=1,/W=0,从数据总线写入数据到存储器。 读出:CS=1,/W=1,由存储器读出数据到数据总线上。 注意:读操作与写操作是分时进行的,读时不能写,写时不能读, 输入三态门与输出三态门互锁,因而数据总线上的信号不冲突。 3.2.3、主存储器组成 地址线 Z=1 1 1 0 1 1 1 3.2.3、主存储器组成 一个 SRAM存储器由:存储体、读写电路、地址译码、控制电路等组成。 片选信号 读写信号 存储体(存储矩阵):存储单元的集合,通常用X地址线和Y地址线 的交叉点选择所需的存储单元。     地址译码器:将二进制代码表示的地址转换成输出端的高电位,用来 驱动相应的读写电路,以便选择所要访问的存储单元。 驱动器: 双译码结构中,在译码器输出后加驱动器,驱动挂在各条 X方向选择线上的所有存储元电路。 I/O电路:处于数据总线和被选用的存储单元之间,控制被选中的存储 单元读出或写入,并放大数据信号。 片选信号/CS: 在选择地址时,首先要选片,只有当片选信号有效时, 该存储芯片所连的地址线才有效。 输出驱动电路:为了扩展存储器的容量,常需要将几个芯片的数据线并联 使用;另外存储器的读出数据或写入数据都放在双向的数 据总线上。这就用到三态输出缓冲器。 3.2.3、主存储器组成 例:某RAM芯片,其存储容量为16K*8位,问: (1)该芯片引出线的最小数目应为多少(不考虑电源线、地线)? (2)存储器芯片的地址范围是什么? 解: (1)16K = 214,所以地址线14根,字长8位,所以数据线8根, 加上芯片的片选信号线、读写控制信号线、 该芯片引出线最少: 14+8+1+1=24 条。 (2)存储器芯片的地址范围 0000H ~ 3FFFH 1 0 1 1 0 0 1 0 0000H 3FFFH 1K=210=1024 8K=213 16K=214 见K就+10 3.1、主存储器概述 3.2、主存储器构成 3.2.1、位单元构成(RAM、ROM) 3.2.2、地址译码(单向,双向) 3.2.3、主存储器组成(芯片封装) 3.3、主存储器扩展 3.3.1、位扩展(数据线扩充) 3.3.2、字扩展(地址线扩充) 3.3.3、位字扩展(先位后字) 3、主存储器 内存条就由多个存储芯片的扩展而成 位方向 由于目前生产的存储器,单片的容量很有限,它在字数或字长方面与实 际存储器的要求都有很大差距,需要在字向和位向进行扩充才能满足需 要。所以,现在的内存条是由几片存储芯片组成。 1) 位扩展:用多个存储器芯片对字长进行扩充。 两个 16K × 4 扩充到 16K × 8 地址线 14条(A0-A13) 所有A0并连, 所有A1并连, … 数据线 8条(D0-D7) 片选信号并连 读写信号并连 3.3.1、位扩展 1K=210=1024 8K=213 16K=214 见K就+10 字线(地址线) × 位线(数据线) 片选 读写 起始地址0000: 00 0000 0000 0000 00 0000 0000 0001 00 0000 0000 0010

文档评论(0)

tianjiao123 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档