网站大量收购独家精品文档,联系QQ:2885784924

邏辑分析仪(28组).docVIP

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
邏辑分析仪(28组)

简易逻辑分析仪 28组 林晓峰 徐志国 摘要:本系统由8位可预置的循环移位数字信号发生器、简易逻辑分析仪两部分组成。 8位逻辑信号序列和时钟信号波形由89C52单片机控制FPGA产生,并且逻辑信号序列可以预置。采用128×64点阵型液晶Abstract: This system consists of eight bits cycle shift digital signal generator which can be preset and simple logic analyzer. The 89C52 microcontroller controls the FPGA to generate eight bits cycle shift digital signal sequence and clock signal waveform, and the logic signal sequence can be preset. The parameters are displayed by 128 × 64 with LCD directly and expediently. In simple logic analyzer design, most of the function is achieved by the FPGA .There is only D/A , A/D, and a small number of auxiliary circuit in external circuit, a simple structure. Keyboard preset gate voltage .The system can collected 0.25~4V logic level. Storage depth reaches 32Bit. Oscilloscope can display the eight road of 16Bit signal , Time Line signs and trigger point . The system reached a basic design requirements, and other functions better refining and expanding. Keywords: logic analyzer multi-trigger signal generator 一、设计要求及方案分析 (一)、设计要求 1、制作一个循环移位8路数字信号发生器。 2、逻辑分析仪输入通道数:8;输入阻抗50k;阈值电平:在0.25~4V之间按16级变化;存储深度为大于20位,并能分页显示。 3、触发位置可任意调节,并能设置一、三级触发字;在模拟示波器上清晰稳定地显示8路数据信号。 4、扩展功能。 (二)、方案分析 1、信号发生器模块 方案一:采用555振荡产生100Hz信号,然后用74164等进行移位,能够产生8路数字信号,但这样实现电路比较复杂,预置数值不方便,而且555振荡精度不好,稳定性差。 方案二:采用FPGA结合单片机完成。编程实现分频电路、信号预置电路、循环移位电路,从而得到需要的信号,电路简单,调试方便,而且产生的信号准确,稳定。 因此我们选用方案二。 2、信号检测模块 方案一:采用比较器实现。利用D/A实现门限电压的调节,将D/A输出的电压作为比较器的参考电压,从而改变门限电压。 方案二:采用A/D实现。输入信号先进行A/D采样后送入单片机,利用单片机进行判断门限电压。 方案一能比较容易控制门限电压,但电路却很复杂。而方案二则电路简单,调节精确,还能很方便扩展通道的数目,因而我们决定采用方案二。 3、数据的采集、处理与存储模块 由于该系统对数据采集的速度要求不是很高,因此一般的A/D即可满足要求,我们采用既有的MAX118来实现。该芯片速度快,外围电路结构简单,使用方便。由于我们采用本实验基地自己设计的含FPGA的小系统板,结合单片机可以很方便地进行数据的处理与存储。 4、数据显示模块 方案一:使用示波器的YT方式,只需提供信号电压,就可以达到同时显示8路信号波形的要求。 方案二:使用XY模式,由系统自己产生扫描的锯齿波和信号电压。这样同样可以显示出所需的8路信号波形。 对比方案一、方案二,YT方式简单一些,只需要控制一个通道,但是利用示波器自身的X轴扫描信号无法产生题目要求的竖直方向的时间标志线,所以此方法不可取。必须采用XY模式,即方案二,由系统自身产生扫描显示所需的全部信号。 5、用户接口模块 利用小系统板已有的128×64点阵型液晶 图1 系统总体框图 三、理论分析与计算 1、存

文档评论(0)

fglgf11gf21gI + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档