- 1、本文档共33页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《可编程器件及数字系统设计报告皇甫
可编程器件及数字系统设计
实习报告
学院: 仪器科学与电气工程
专业: 电气工程及其自动化
姓名: 皇甫幼朋
学号:
实习地点:吉林大学朝阳校区地质宫416
实习时间: 2010-08-16——2010-08-26
指导教师: 张怀柱、李春生
一、基本逻辑设计及调试
1、7段译码器;(数码管,DIP拨码开关)
2、BCD码加法器;(数码管,DIP拨码开关)
3、计数(分频)器;(数码管)
4、按键去抖
5、抢答器
1.七段译码器
一、实验目的
1、学习基于VHDL 语言设计组合逻辑。
2、学习VHDL 语言的编程规范,初步养成良好的编程习惯。
二、实验平台
微机一台(Windows XP 系统、安装QuartusⅡ等相关软件)、CPLD 学习板一块、5V 电源线一个、下载线一条。
三、设计要求
设计一个 7 段数码管显示译码器,并用4 位拨码开关和数码管验证其功能。
四、设计提示
1. 设计方案
显示译码器是一种比较常用的组合逻辑模块,可以通过多种方式来实现。
方法一: 采用经典设计方法,用基本门电路设计实现;
方法二: 调用现成的 74 系列功能模块(如7447)实现;
方法三: 基于VHDL 语言设计实现。
2.硬件连接图
为了共用外围器件,可以采用4 位拨码开关和1 个4 位共阳数码管(后面的实验会用到)来验证设计,硬件连线图如下。
3. 软件设计
(1) VHDL 源程序
建立工程,输入以下源文件:
文件名:Seg7.vhd
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_arith.all;
use ieee.std_logic_unsigned.all;
entity seg7 is
port (
swd: in std_logic_vector(3 downto 0);
seg: out std_logic_vector(7 downto 0));
end seg7;
architecture behave of seg7 is
begin
process (swd)
begin
case swd is
when 0000= seg
when 0001= seg
when 0010= seg
when 0011= seg
when 0100= seg
when 0101= seg
when 0110= seg
when 0111= seg
when 1000= seg
when 1001= seg
when 1010= seg
when 1011= seg
when 1100= seg
when 1101= seg
when 1110= seg
when 1111= seg
when others= seg
end case;
end process;
end behave;
(2) 编译
对文件seg7.vhd 进行编译综合及管脚分配后,执行一次全编译。
(3) 仿真
使用QuartusⅡ对其进行仿真。
3. 下载调试
利用 QuartusⅡ 的 Programmer 将编译好的 pof 文件下载到 EPM240 当中。下载完成后,改变 4 位拨码开关的输入状态,观察数码管显示情况是否符合设计要求。如不符合,重复以上步骤。
4.仿真波形图
2.8421BCD码加法器
一、实验目的
1、 学习基于VHDL 语言设计组合逻辑。
2、 学习VHDL 语言的编程规范,初步养成良好的编程习惯。
二、实验平台
微机一台(Windows XP 系统、安装QuartusⅡ等相关软件)、CPLD 学习板一块、5V 电源线一个、下载线一条。
三、设计要求
设计一个BCD 码加法器,并设计硬件电路进行验证。
四、设计提示
1. 设计方案
思路分析:8421B
您可能关注的文档
- 《变频器的工作原理主回路结构主回路各部分的结构和功能.docx
- 《变频调速应用技术第三讲选好系统上变频.doc
- 《叠加定理、戴维南定理的验证实验2012229.doc
- 《六年级语文古诗词名句训练题.doc
- 《叠加定理电子技术实验基础I.docx
- 《叙永县龙凤中学九年级物理.doc
- 《六年级语文句子练习题.doc
- 《口腔医院手术示教及远程医疗会议系.doc
- 《口腔执业助理医师报考指南.doc
- 《口腔预防.doc
- 厦门银鹭集团有限公司校园招聘85人公开引进高层次人才和急需紧缺人才笔试参考题库答案详解版及参考答案1.docx
- 《慢性疼痛管理前沿》课件.ppt
- 厦门银鹭集团有限公司校园招聘85人公开引进高层次人才和急需紧缺人才笔试参考题库答案详解版最新.docx
- 厦门银鹭食品有限公司校园招聘85人公开引进高层次人才和急需紧缺人才笔试参考题库答案详解版及参考答案.docx
- 厦门银鹭集团有限公司校园招聘85人公开引进高层次人才和急需紧缺人才笔试参考题库答案详解版参考答案.docx
- 厦门银鹭集团有限公司校园招聘85人公开引进高层次人才和急需紧缺人才笔试参考题库答案详解版附答案.docx
- 厦门银鹭集团有限公司校园招聘模拟试题附带答案详解一套.docx
- 开锁劳动合同协议.docx
- 厦门银鹭集团有限公司校园招聘85人公开引进高层次人才和急需紧缺人才笔试参考题库答案详解版审定版.docx
- 厦门银鹭集团有限公司校园招聘85人公开引进高层次人才和急需紧缺人才笔试参考题库答案详解版学生专用.docx
文档评论(0)