- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《图形和VHDL混合输入的电路设计
图形和 VHDL混合输入的电路设计
一、 实验目的
1、 学习在 QUARTUSII 软件中模块符号文件的生成与调用。
2、 掌握模块符号与模块符号之间的连线规则与方法。
3、 掌握从设计文件到模块符号的创建过程。
二、 实验原理
在层次化的设计文件中,经常需要将已经设计好的工程文件生成一个模块符号文件作为自己的功能模块符号在顶层调用,该符号就像图形设计文件中的任何其它宏功能符号一样可被高层设计重复调用。 本实验的实验原理就是将前面设计的实验三、 四、五通过 QUARTUSII软件合并成一个设计文件。实现实验三、四、五中的所有功能。
三、 实验内容
本实验要求完成的任务与实验三、四、五的实验内容基本一致。在实验中,时钟信号选取 10KHZ 做为数码管的扫描时钟, 拨动开关输入一个预置的十二位数据,经过数控分频电路(实验五)分频后得到一个较低的频率做为加法计数器(实验三)的时钟频率进行计数器的加法运算。得到的值给数码显示译码电路(实验四)在数码管上显示出来。实验箱中的数字时钟模块、拨动开关、按键开关、数码管、LED与 FPGA 的接口电路,以及拨动开关、按键开关、数码管、LED与 FPGA的管脚连接在实验三、四、五中都做了详细说明,这里不在赘述。
四、 实验步骤
1、 打开 QUARTUSII 软件,新建一个工程。
2、 将以前编写的实验三、四、五的源程序代码复制到当前工作目录下保存起来。
3、 选择 FileOpen 命令,如图 6-1 所示,打开复制到当前工作目录下和其中一个
源程序代码:
四分频:
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity fpin4 is
port(clk: in std_logic;
fp4 : out std_logic);
end;
architecture a of fpin4 is
signal zq: std_logic_vector(1 downto 0);
begin
process(clk)
begin
if clkevent and clk=1 then
zq=zq+1;
if zq=11 then
fp4=1;
else fp4=0;
end if;
end if;
end process;
end;
八分频:
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity fpin8 is
port(clk: in std_logic;
fp8 : out std_logic);
end;
architecture a of fpin8 is
signal zq: std_logic_vector(2 downto 0);
begin
process(clk)
begin
if clkevent and clk=1 then
zq=zq+1;
if zq=111 then
fp8=1;
else fp8=0;
end if;
end if;
end process;
end;
数码管显示:
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity mux41 is
port(q0,q1,q2,q3: in std_logic;
s:in std_logic_vector (1 downto 0);
y : out std_logic);
end;
architecture a of mux41 is
begin
process (q0,q1,q2,q3,s)
begin
if s=00 then y=q3;
elsif s=01 then y=q2;
elsif s=10 then y=q1;
else y=q0;
end if;
end process;
end;
点亮数码管的八个二极管。
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity cnt8 is
port(clk: in std_logic;
q : o
您可能关注的文档
最近下载
- 大学有机化学第1章绪论ppt课件.pptx VIP
- Unit 1 Happy Holiday Section B 1a-1d(学案)2025-2026学年人教版英语(2024)八年级上册.docx VIP
- 医美抗衰美容干细胞抗衰产品项目知识课件.pptx VIP
- 合肥市残疾人证课件.ppt VIP
- 牛津译林版初中英语新教材七年级上册全册单词表.xlsx VIP
- 《企业数字化转型之课件解决方案》课件.ppt VIP
- 工程临时用电施工组织设计.doc VIP
- 欧科PT300变频器说明书.pdf
- 2025年广东南粤集团有限公司招聘笔试备考试题及答案解析.docx VIP
- 飞行器总体设计.pptx VIP
文档评论(0)