[基于LPMROM的正弦信号发生器.docVIP

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
[基于LPMROM的正弦信号发生器

基于LPM_ROM的正弦信号发生器 如图1所示的正弦信号发生器的结构由4部分组成。 1、计数器或地址发生器(6位) 2、正弦信号ROM(6位地址线,8为数据线),含64个8位数据(一个周期)。 3、VHDL顶层设计。 4、8位D/A。 顶层文件singt.vhd在FPGA中实现,包含两个部分:ROM的地址信号发生器,由6位计数器担任;一个正弦数据ROM,由LPM_ROM模块构成。地址发生器的时钟CLK的输入频率f0与每周期的波形数据点数(在此选择64点),以及D/A输出的频率f的关系是: f=f0/64 图1. 正弦信号发生器结构框图 内容步骤 1、定制LPM_ROM初始化数据文件(建立.mif格式文件) 首先确定图1中ROM内的波形数据文件。Quartus II可接受memory initialization file (.mif)格式的LPM_ROM初始化数据文件。 选择菜单file—new命令,单击other files标签,选择memory initialization file项,产生ROM数据文件大小选择窗。根据64点8位正弦数据的情况,选择ROM的数据数为64,数据宽取8位。单击OK出现空的mif数据表格,然后将波形数据填入表格中(如图2)。完成后,以romd.mif文件名保存。 图2. 波形数据填入mif文件表中 2、定制LPM_ROM文件 在设计正弦信号发生器前,必须首先完成存放波形数据ROM的设计。利用megawizard plug-in manager定制正弦信号数据ROM宏功能块,并将上面的波形数据加载于此ROM中。 选择菜单tools—megawizard plug-in manager命令,在出现的对话框中选择create a new custom,单击next,产生图3所示对话框,如图设置 图3. LPM宏功能模块设定 在左栏选择memory compiler项下的ROM:1-PORT,再选择器件和VHDL语言方式,输入ROM文件存放的路径和文件名。单击next出现图4对话框,按图中设置 图4. 选择控制线、地址线和数据线 单击next,按图5所示设置 图5. 选择地址锁存信号inclock 单击next,按图6所示设置 图6. 调入ROM初始化数据文件并选择在系统读写功能 单击finish按钮完成ROM定制。将生成的data_rom.vhd文件加入工程中。 3、完成顶层设计 library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity singt is port(clk:in std_logic; dout:out std_logic_vector(7 downto 0)); end singt; architecture dacc of singt is component data_rom port(address:in std_logic_vector(5 downto 0); inclock:in std_logic; q:out std_logic_vector(7 downto 0)); end component; signal q1:std_logic_vector(5 downto 0); begin process(clk) begin if clkevent and clk=1 then q1=q1+1; end if; end process; u1:data_rom port map(address=q1,q=dout,inclock=clk); end dacc; 4、编译、仿真 由仿真波形可见,随着每一个时钟上升沿的到来,输出端口将正弦波数据依次输出。 VHDL顶层设计singt.vhd 6位计数器 (地址发生器) 正弦波数据 存储ROM 8位D/A 波形输出

您可能关注的文档

文档评论(0)

lisuf331 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档