可预置的定时器显示报警系统的设计摘要.docVIP

可预置的定时器显示报警系统的设计摘要.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
可预置的定时器显示报警系统的设计摘要

沈阳航空航天大学 课 程 设 计 可预置的定时器显示报警系统的设计 班 级 学 号 学 生 姓 名 指 导 教 师 沈阳航空航天大学 课 程 设 计 任 务 书 课 程 名 称 电子线路综合课程设计 课程设计题目 可预置的定时器显示报警系统的设计 课程设计的内容及要求: 一、设计说明   设计一个可预置的定时器显示报警系统。 二、技术指标 可预置的定时器显示报警系统可用于任意定时系统,例如,篮球比赛规则中,队员持球时间不能超过30秒,设计电路时预置30秒,这给运动员和裁判员以准确信号。 设计一个可预置30秒的显示报警系统。要求预置30秒减到0秒报警(也可预置0秒,计数到30秒报警);每隔5秒显示一次时间(即30秒,25秒,……5秒,0秒时显示);系统能准确地预置和清零。 直流电源由直流稳压电源来提供。 三、设计原理 晶振的输出分频器分频后得到标准的秒脉冲,作为计数器的时钟脉冲;预置时间用拨码盘控制,其输出是编码器的十进制输入,编码器的输出预置了计数器所要计数的时间。计数器通过组合逻辑控制锁存器的使能端,将计数器的数据锁存(注意本系统时5秒锁存一次);锁存器的锁存数据经过译码器译码显示,当计数器计数到预置的时间时发出信号报警。 四、设计要求 1.在选择器件时,应考虑成本。 2.根据技术指标,通过分析计算确定电路和元器件参数。 3.画出电路原理图(元器件标准化,电路图规范化)。 五、实验要求 1.根据技术指标制定实验方案;验证所设计的电路,用软件仿真。 2.进行实验数据处理和分析。 六、推荐参考资料 1.沙占友、李学芝著 . 中外数字万用表电路原理与维修技术 [M] .北京:人民邮电出版社,1993年 2.童诗白、华成英主编者 . 模拟电子技术基础 [M] .北京:高等教育出版社,2006年 3.戴伏生主编 . 基础电子电路设计与实践 [M] .北京:国防工业出版社,2002年 4.谭博学主编 . 集成电路原理与应用[M].北京:电子工业出版社,2003年 六、按照要求撰写课程设计报告 成绩评定表: 序号 评定项目 评分成绩 1 设计方案正确,具有可行性,创新性(15分) 2 设计结果可信(例如:系统分析、仿真结果)(15分) 3 态度认真,遵守纪律(15分) 4 设计报告的规范化、参考文献充分(不少于5篇)(25分) 5 答辩(30分) 总分 最终评定成绩(以优、良、中、及格、不及格评定) 指导教师签字: 2015 年 1 月 16 日 概述 设计一个可预置的定时器显示报警系统。可预置的定时器显示报警系统可用于任意定时系统,例如,篮球比赛规则中,队员持球时间不能超过30秒,设计电路时预置30秒,这给运动员和裁判员以准确信号。 设计一个可预置30秒的显示报警系统。要求预置0秒,计数到30秒报警;每隔5秒显示一次时间(即30秒,25秒,……5秒,0秒时显示);系统能准确地预置和清零。 直流电源由直流稳压电源来提供。 方案论证 方案一: 用两片74LS160级联设计一个0~30的31进制加法计数器,使之每隔一秒计数一次。后将计数器两组的输出端分别接到两个显示译码器74LS47的输入端,显示译码器的输出用来驱动共阳极数码管,用来显示时间。其中将计数器低位片的输出接出连接到一8位的数据选择器74151,A1、A2、A3、及D端用来选择出加法计数器低位片输出0和5的时刻。后将74151的输出端接出接到两个显示译码器的BI’/RBO’端。使得当0~30中个位是0或者5的数显示出来。 方案一原理框图如图1所示。 图1 方案一的原理框图 方案二: 用两片74LS160级联设计一个0~30的31进制加法计数器,使之每隔一秒计数一次。后将计数器两组的输出端分别接到两个4位寄存器74LS74上,再将两个寄存器的输出端接到显示译码器74LS47的输入端,显示译码器的输出用来驱动共阳极数码管,用来显示时间。其中控制部分的电路需要用两个比较器74LS85,比较计数器低位片的输出与0和5比较。两个比较器的输出或运算后接到寄存器的时钟信号端。当计数器低位片的输出结果等于0或等于5时寄存器有一个脉冲信号。此时的数码管显示的值会发生一次变化。结果使在0~4秒显示00;5~9秒显示05;10~14显示10;15

文档评论(0)

586334000 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档