- 1、本文档共45页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
集成电路测试的一个幻灯片的教程分析
集成电路测试 测试介绍 测试:就是检测出生产过程中的缺陷,并挑出废品的过程。 测试的基本情况:封装前后都需要进行测试。 测试与验证的区别:目的、方法和条件 测试的难点:复杂度和约束。 可测性设计:有利于测试的设计。 简单的测试例子 可测性设计举例 可控性: 基本概念1:故障和故障模型 故障举例 逻辑门故障模型 固定值逻辑:所有缺陷都表现为逻辑门层次上线网的逻辑值被固定为0或者1。表示:s-a-1, s-a-0。 桥接 逻辑门故障模型的局限性 故障的等效和从属 基本概念2:测试向量和测试图形 测试向量:加载到集成电路的输入信号称为测试向量(或测试矢量)。 测试图形:测试向量以及集成电路对这些输入信号的响应合在一起成为集成电路的测试图形。 测试仪 测试仪是测试集成电路的仪器。它负责按照测试向量对集成电路加入激励,同时观测响应。目前,测试仪一般都是同步的,按照时钟节拍从存储器中调入测试向量。 测试仪参数 测试仪特点 同步时序 激励的波形有限 响应的测试时刻有限 支持clock burst 测试仪的规定波形举例 测试仪的规定波形举例 测试仪的规定波形举例 测试向量的生成 人工法 程序自动生成 自测试 手工生成 故障建立 故障传播 决策及测试码生成 故障图 手工测试码 组合逻辑测试法1:差分法 差分法(Boolean difference method)是一种测试向量的生成方法。它不依赖路径传播等技巧,而是依靠布尔代数的关系,通过运算来确定测试向量。 差分法 差分法的性质 差分法 差分法的例子 测试法2:D算法 激活 传播 决策 D算法 故障例子 SoC测试中的几个常用技术 静态电源电流测试(Iddq) 扫描路径法 BIST Boundary Scan Iddq Iddq: 静态电流测试。测试时使电流越小越好。 一般设置: 没有三态。 内部RAM关闭。 上下拉电阻设置为合适电平。 扫描路径法 扫描路径法是一种规则的可测试性设计方法,适用于时序电路。其设计思想是把电路中的关键节点连接到一个移位寄存器上,当作为扫描路径的移位寄存器处于串入/并出状态时,可以用来预置电路的状态。当作为扫描路径的移位寄存器处于并入/串出状态时,可以把内部节点的状态依次移出寄存器链。 扫描路径法 扫描路径法 测试扫描路径本身 移入测试序列,电路进入正常工作,测试与扫描路径相连的部分电路 移出扫描路径,检查状态的正确性 扫描路径法注意事项 尽量使得扫描路径像一个标准的扫描链。 Avoid gated clocks or make them predictable when in test mode Avoid latches or make them transparent when in test mode Controllable asynchronous set/reset during test mode Avoid tri-state logic if possible Configure ASIC bi-direct pins as output only during test mode (make all output enables active) Use externally generated clocks Avoid combinatorial feedback loops 扫描路径的简单例子 BIST 内置式自测(BIST) 将一个激励电路和一个响应电路加在被测电路(CUT)中。激励电路会产生大量激励信号,并将其应用于CUT中,响应电路就用来对CUT的响应进行评测。 与ATE不同,BIST的性能不受负载板或测试头电气特性的限制。 RAMBIST JTAG 目的:由于表面贴装技术以及高密度封装(BGA)的使用,使得PCB的密度越来越高,以往的针床测试法变得越来越不易使用。为了简化测试过程、统一测试方式,IEEE制订了边界扫描标准。 概念:利用四线接口扫描所有的管脚。 JTAG JTAG JTAG JTAG TAP BSDL 一个例子 JAM Altera对JTAG的编程语言。 一个例子 结果 实际的例子 JAM 结果 * * 集成电路在生产中为了保证质量,必须通过测试来保证一定的成品率水平。在集成电路生产过程中,主要有两次测试。第一次测试是在硅片加工完成后,测试仪通过探针与管芯的焊盘(Bonding Pad)相连,测试程序在输入端加入测试向量,同时检查输出端的响应。如果响应与预计的相同则为合格,否则判定位测试失败。第二次测试是在封装完成后,与第一次测试类似,测试仪通过测试程序完成对芯片的最后测试。 用户得到芯片,通常直接安装在印刷电路板(PCB)上,PCB生产完毕后,直接对PCB进行测试。这时如果
您可能关注的文档
- 集合的含义表示第一课时分析.ppt
- 集体荣誉感主题班会分析.ppt
- 集合的列举法与描述法分析.ppt
- 集合的运算 (一)分析.ppt
- 集团公司总经理在2016年安全工作报告的讲话(构建安全管理新体系,建设清洁能源品牌企业提供坚实安全保障)分析.doc
- 集团公司每周安全情况和预警(2016年第28期)分析.doc
- 集团公司HSE管理体系量化审核标准分析.doc
- 集团公司瓦斯治理技术分析.doc
- 集团内部控制制度检查评价与考核办法分析.doc
- 集团审计监察部关于工程投资控制、审计管理流程及细则-修订版分析.doc
- 第六部分 世界现代史 第二单元 经济大危机和第二次世界大战(甘肃历史中考考点研究).ppt
- 专题九 民主与法治(甘肃历史中考专题研究).ppt
- 2024版《房屋市政工程重大事故隐患判定标准》详细解读,真实案例分析.pptx
- 第二部分 中国近代史 第七单元 人民解放战争(甘肃历史中考考点研究).ppt
- 第二部分 中国近代史 第二单元 近代化的早期探索与民族危机的加剧(甘肃历史中考考点研究).ppt
- 第二部分 中国近代史 第一单元 中国开始沦为半殖民地半封建社会(甘肃历史中考考点研究).ppt
- 专题三 中华文明与中华文化(甘肃历史中考专题研究).ppt
- 第二部分 中国近代史 第六单元 中华民族的抗日战争(甘肃历史中考考点研究).ppt
- 第三部分 中国现代史 第二单元 社会主义制度的建立与社会主义建设的探索(甘肃历史中考考点研究).ppt
- 2025年某乡镇理论学习中心组学习计划.docx
最近下载
- 八项规定回头看自查报告.pdf VIP
- 2012北京 第一册市政道路、桥梁工程预算定额.pdf VIP
- 华为LTC流程IPD流程ITR流程三大核心流程变革一篇文章就全明白啦V2.0!.pdf VIP
- 普洱哈尼族彝族自治县2025年数学五年级第二学期期末学业质量监测试题含答案.doc VIP
- D-ZD2010发电厂汽水管道支吊架设计手册制造图册-中国电力规划.pdf VIP
- 产科急救应急预案.docx VIP
- 关于社区卫生服务中心五年发展规划十五五发展规划2025.docx VIP
- NBT 25085-2018 核电厂常规岛焊接技术规程.pdf VIP
- 烟草代办合同范本6篇.docx VIP
- 危险废物污染防治责任制度.docx VIP
文档评论(0)