- 1、本文档共28页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA技術实验指导
目 录
实验一 4选1数据选择器的设计/4学时(EDA-01)…………………………………………… 2
实验二 译码器的设计/2学时(EDA-02)………………………………………………………… 6
实验三 带清零、使能的4位加法计数器设计/2学时 (EDA-03)……………………………… 10
实验四 8位移位寄存器的设计/2学时(EDA-04)………………………………………………… 12
实验五 深度为4的8位RAM设计/2学时 (EDA-05)…………………………………………… 14
实验六 基于LPM函数的加法电路设计/2学时 (EDA-06)……………………………………… 17
主要参考文献 …………………………………………………………………………………… 22
实验一 4选1数据选择器的设计
一、实验目的和任务
熟习Quartus II软件的使用;
掌握用原理图输入法和硬件描述语言(Verilog HDL)两种方法来设计逻辑电路;
通过电路的仿真及验证,进一步了解4选1数据选择器的功能;
二、实验内容
1、用原理图输入法来设计4选1数据选择器
参照按图1-1所示来编辑完成4选1数据选择器的原理图输入,其中a、b、c、d 为数据输入端,sel[1]、sel[0]为控制输入端,q为4选1数据输出端。存盘仿真后,观察仿真波形,以验证数据选择器的功能。
图1-1 4选1数据选择器原理图
2、用Verilog HDL硬件描述语言来设计4选1数据选择器
用QuartusII中的文本编辑器,编辑输入4选1数据选择器源程序:
module m41( a, b, c, d, sel, q);
input a,b,c,d;
input [1:0]sel;
output q;
reg q;
always @( sel)
case(sel)
2’b00: q=a;
2’b01: q=b;
2’b10: q=c;
2’b11: q=d;
endcase
endmodule
程序中的a、b、c、d 依然为数据输入端,sel[1]、sel[0]为控制输入端,q为4选1数据输出端。同样存盘后进行仿真,并观察仿真波形,以验证数据选择器的功能。
三、实验仪器、设备及材料
电脑、EDA软件、实验箱、下载电缆、连接导线。
四、实验原理
4选1数据选择器的原理框图及真值表如图1-2及表1-1所示,sel[1:0]可能出现四种组合情况: 00 01 10 11,它分别对应选通四个不同的数据输入a、b、c、d,从q端输出。结合以前所学数字电路的知识,可由真值表得出利用“与非门”实现的逻辑电路,进而可用QuartusII原理图输入方法,设计出该4选1数据选择器;如应用EDA技术所学的Verilog HDL硬件描述语言来描述该电路功能,即可设计出该4选1数据选择器的源程序。
图1-2 4选1数据选择器的原理框图
五、主要技术重点、难点
本实验技术重点在于理解4选1数据选择器的功能后,用原理图输入法和硬件描述语言(Verilog HDL)两种方法来设计该逻辑电路。
其难点是要仿真出4选1数据选择器的波形,然后通过观测仿真波形,来验证该数据选择器的功能。
六、实验步骤
(一)原理图输入法的设计步骤:
(1)进入Windows 操作系统,双击Quartus II图标,启动软件。
单击File \ New Project Wizard菜单,输入文件名路径与设计项目的名字mux41,点击finish, 完成设计项目建立。
点击Assignment \ Device菜单,选择器件(本设计选用EPF10K10)。
2、启动菜单File \ New,选择Block Diagram/Schematic File,点OK,启动原理图编辑器。画出如下电路原理图(具体方法见后面说明)。默认存盘名为mux41,保存。
(2)设计的输入
1. 在原理图空白处双击,会出现元件选择对话框,在name处输入元件名,点OK完成元件放置。依次放置4个三输入端与门(and3)、1个四输入端或门(or4),2个非门(not)器件、及6个输入端(input)、1个输入端(output)在原理图上;
2. 添加连线到器件的管脚上
把鼠标移到
您可能关注的文档
- DQ變换的三相PWM整流器控制方案研究及仿真.doc
- DreamHome的關系模式及数据库表.doc
- dreamweaver網页设计实验指导书(实验二_在网页中使用文本).doc
- DrivenMarketing品牌形象設计创新时代网供稿品牌设计.doc
- Dreamweaver史上最全最基礎知识讲解精通.doc
- DS0020rev.0_PMO2250_潤滑油手册修改.doc
- DS05-11AMFM無线电测向收音机电子实习报告.doc
- DS18B20溫度传感器电路设计.doc
- DSBSC和解調的实现.doc
- DSJ80402×55皮帶机设计方案.doc
- 2024年江西省高考政治试卷真题(含答案逐题解析).pdf
- 2025年四川省新高考八省适应性联考模拟演练(二)物理试卷(含答案详解).pdf
- 2025年四川省新高考八省适应性联考模拟演练(二)地理试卷(含答案详解).pdf
- 2024年内蒙通辽市中考化学试卷(含答案逐题解析).docx
- 2024年四川省攀枝花市中考化学试卷真题(含答案详解).docx
- (一模)长春市2025届高三质量监测(一)化学试卷(含答案).pdf
- 2024年安徽省高考政治试卷(含答案逐题解析).pdf
- (一模)长春市2025届高三质量监测(一)生物试卷(含答案).pdf
- 2024年湖南省高考政治试卷真题(含答案逐题解析).docx
- 2024年安徽省高考政治试卷(含答案逐题解析).docx
文档评论(0)