高速电路信号完整性分析与设计五.docVIP

  • 11
  • 0
  • 约1.96万字
  • 约 32页
  • 2017-01-19 发布于重庆
  • 举报
高速电路信号完整性分析与设计五

第5章 高速电路信号完整性分析与设计-高速信号的串扰分析 串扰是不同传输线之间的能量耦合。当不同结构的电磁场相互作用时,就会发生串扰。在数字设计中,串扰现象是非常普遍的。串扰可能出现在芯片、PCB板、连接器、芯片封装和连接器电缆等器件上。此外,随着技术的进步和客户要求的提高,产品向物理尺寸更小、速度更快的方向发展,这使得数字系统中的串扰急剧增加。串扰将给系统设计带来很大的困难。所以,了解串扰的机理并掌握解决串扰的设计方法,对工程师而言是至关重要的。本章中将介绍引发串扰的机理,给出建模方法,并详细阐述串扰对系统性能的影响。 串扰基本知识 5.1.1 串扰的基本概念 串扰是指当信号在传输线上传播时,因电磁耦合对相邻的传输线产生的不期望的电压噪声干扰。这种干扰是由于两条信号线间的耦合,即信号线之间互感和互容耦合引起的。容性耦合(当干扰源产生的干扰是以电压形式出现时,干扰源与信号电路之间就存在容性(电场)耦合,这时干扰电压线电容耦合到信号电路,形成干扰源)引发耦合电流,而感性耦合(当干扰源是以电流形式出现的,此电流所产生的磁场通过互感耦合对邻近信号形成干扰)则产生耦合电压。由于自身的逻辑电平发生变化,对其他信号产生影响的信号线称为“攻击线”(Aggressor),即干扰线。受到影响而导致自身逻辑电平发生异常的信号连线我们称为“牺牲线”(Victim),即被干扰线。串扰噪声从干扰

文档评论(0)

1亿VIP精品文档

相关文档