- 1、本文档共7页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电子秒表的设计报告.
华南师范大学实验报告
学生姓名 唐大津 学 号 20103100024
专 业 通信与电子类 年级、班级 2010、6A
课程名称 数字电子技术基础 实验项目 电子秒表电路设计
实验类型 □验证 □设计 □综合 实验时间 2010 年 12 月 1 日
实验指导老师 实验评分
一. 实验目的
1.进一步提高独立分析问题和解决问题的能力。
2.掌握数字系统的分析和设计方法。
3.对数字集成电路的综合应用有进一步的认识和理解。
二. 设计题目:制作一个简易的电子秒表
功能要求:
具有两位数码显示。分别显示1/10秒和秒计数。
有两个按键分别控制启动(开始计时)/停止和清零。功能表如下:
KEY1 KEY2 功 能 0 0 清零并停止计时 1 0 准备开始计时 1 1 启动计时 1 0 停止计时 三、概述:
要完成题目要求的电子秒表功能,系统应具有如下几部分电路:
定时电路;题目要求最小计时单位为1/10秒,即100ms。这部分电路必须能准确的产生周期为100ms(频率为10Hz)的时钟信号。
计时电路:题目要求系统具有两位显示器,分别显示秒和1/10秒信号。所以本系统应具有两个十进制计数器,分别对定时信号进行计数,以产生1/10秒和秒计数。系统计数范围从0.0~9.9秒。
显示译码驱动电路:将计数器的计数结果(BCD码)通过译码器译成七段显示码并驱动LED数码管显示出来。
控制电路:根据题目要求,本电子秒表应具有两个按键。其中一个控制秒表的启/停,本按键应有自锁功能,按一次启动计时,再按一次停止计时。另一个按键控制清“0”,本按键不需自锁,按下时系统清“0”;放开时系统回复正常计时功能。系统电路结构框图如图1所示。
清“0” 启动/停止
图1 系统结构框图
四、电路设计方案:
1、定时电路:系统的定时电路要求产生周期为100ms的时钟信号。由于在此实验前我们没过555定时器,故可用时钟信号发生器来实现。
定时器是电子秒表的核心,其作用是产生一个标准频率10赫兹的脉冲信号。振荡频率的精度和稳定度决定了秒表的质量(如图2-1 ),图2-2为脉冲信号宽度。
100ms
时钟信号发生器 脉冲信号
图2-1 时钟信号发生器 图 2-2 脉冲信号宽度
计时电路:本电路需要两位十进制加法计数器,对定时电路的时钟信号进行计数。可用两片74LS160实现。74LS160是同步十进制加法计数器,其功能表如下:
CP RD LD EP ET 工作方式 X 0 X X X 置零 上升沿 1 0 X X 预置数 X 1 1 0 1 保持 X 1 1 X 0 保持 上升沿 1 1 1 1 计数 应用两片74LS160组合级联可构成100进制计数器。其级联方式可分为串行进位方式和并行进位方式两种。串行进位方式接法如图3所示。
图3 串行进位方式连接图
在串行进位方式中,将高位的74LS160的CP与低位的进位端C相接,当低位计数器计满产生进位时就会给高位计数器一个脉冲,使高位计数器加1。
图4、 并行进位方式连接图
并行进位方式接法如图4所示。它是将高低位计数器的CP接在一起并将低位计数器的进位C与高位计数器的EP接起来。当低位计数器尚未计满时,其进位端C输出低电平使高位计数器处于保持状态(不计数);当低位计数器计满产生进位时,C输出高电平使高位计数器处于计数状态,定时脉冲一到高位计数器加1。同时低位计数器回零,C输出低电平,高位计数器又处于保持状态直到第二个进位脉冲的到来。
显示译码电路
显示译码电路根据显示器件的不同可有不同的器件选择,如74LS47(适合于驱动共阳接法的LED数码管)和74LS48(适合于驱动共阴接法的LED数码管),本实验提供的器件为共阳LED数码管,所以选用74LS47。其电路为如下图5
图5、74LS47与共阳LED数码管组成的译码显示电路
4、控制电路
系统要求具有清“0”和启/停按键。对于清零功能,根据计数器74LS160的功能表,我们知道,74LS160提供了清零引脚,只要将该引脚置低电平,计数器既实现清零功能。具体接法如图6。
图6、实现清零功能电路
对于启/停控制,我们从74LS160的功能表可知,当ET端为低电平,计数器将处于保持状态(停止记数)。当ET端为高电平且其他控制引脚均满足计数条件时,计数器才开始计数。
文档评论(0)