10进制计工数器设计.docVIP

  • 3
  • 0
  • 约1.91千字
  • 约 9页
  • 2017-01-21 发布于北京
  • 举报
一、实验要求及方案设计 实验名称:带显示的10进制计数器电路设计 实验时间:2012-12-20 小组合作: 是○ 否● 小组成员:无 1、实验目的: 1.1学会使用555定时器构成多谐振荡器的方法及测试电路。 1.2巩固集成触发器的逻辑功能,学会应用触发器做分频电路。 1.3学会任意进制计数器设计方法,提高电子电路综合分析和设计能力。 1.4学会使用显示译码器对计数器输出的8421BCD码转换成七段显示码。 1.5掌握七段显示器的显示原理及电路连接。 2、实验设备及材料: 硬件设备:数字逻辑实验箱 实验耗材:555定时器、触发器 74LS74 D触发器 、计数器 74LS161 、显示译码器 74LS48 、七段显示数码管、电阻 68KΩ、15KΩ、50Ω 、电容 10uF、10nF 、导线若干。 实验工具:数字万用表、数字示波器 3、实验内容: 使用常用的中规模集成电路设计一个以1秒钟为间隔循环显示0-9数字的电子电路,该电 路应包括振荡模块、分频模块、计数模块、译码模块、显示模块,用实物独立组装、调试。 4、实验方法步骤及注意事项: (一)实验步骤 1,确定实验中要用到数字逻辑实验箱上的哪些模块,集成芯片和触发器等。 2,用导线将模块、集成芯片与触发器都按实验要求连接起来。 3,打开电源,进行测试,看

文档评论(0)

1亿VIP精品文档

相关文档