16 第五章时序逻辑电路基础5.2重点.pptVIP

  • 8
  • 0
  • 约3.62千字
  • 约 31页
  • 2017-01-23 发布于湖北
  • 举报
Your Text 时序逻辑电路分析的一般步骤: (1) 由逻辑图写各触发器的驱动方程和输出方程; (2) 将驱动方程代入特性方程,得电路状态方程; (3) 由状态方程和输出方程,列状态转换表; (4) 由状态转换表画出状态转换图; (5) 根据状态表和状态图总结规律,得电路功能; (6) 由状态转换表或状态转换图画时序图。 回顾 第 5章 时序逻辑电路 5.1 时序逻辑电路的分析 5.2 同步时序逻辑电路的设计 5.3 时序逻辑电路的VHDL描述 1. 逻辑抽象,建立原始状态转换表(或状态转换图) 2. 状态化简 同步时序电路设计的一般步骤: 5.2 同步时序逻辑电路的设计 明确状态之间的转换关系 明确各状态在不同输入下的输出 确定输入变量、输出变量和电路状态数 合并原始状态表中的等价状态,得到最简状态表。 同步时序电路设计的一般步骤: 5.2 同步时序逻辑电路的设计 3. 状态分配(状态编码) 将最简状态表中的每个状态分配一个二进制编码。 二进制的位数即为所需触发器的个数。 若状态数为M,则与所需二进制的位数n之间满足: 4. 选择触发器,求状态方程、驱动方程和输出方程 5. 画逻辑图,并检查能否自启动 【例5.2.1】 设计一个“111”序列检测器,要求:连续 输入

文档评论(0)

1亿VIP精品文档

相关文档