- 1、本文档共112页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第20章 门电路和组合逻辑电路 20.1 脉冲信号 1. 模拟信号 20.2 基本门电路及其组合 20.2.1 逻辑门电路的基本概念 1. “与”逻辑关系 2. “或”逻辑关系 3. “非”逻辑关系 20.2 基本门电路及其组合 1. 二极管“与” 门电路 1. 二极管“与” 门电路 2. 二极管“或” 门电路 2. 二极管“或” 门电路 3. 晶体管“非” 门电路 20.3 TTL门电路 20.3.1 TTL“与非”门电路 3. TTL“与非”门特性及参数 (2)TTL“与非”门的参数 20.3.2 三态输出“与非”门 20.3.2 三态输出“与非”门 20.5 逻辑代数 1. 常量与变量的关系 20. 5. 3 逻辑函数的化简 1. 用 “与非”门构成基本门电路 20. 6 组合逻辑电路的分析与综合 20. 6. 1 组合逻辑电路的分析 20. 6. 2 组合逻辑电路的综合 20. 7 加法器 20. 7. 2 半加器 20. 7. 3 全加器 20. 8 编码器 20. 8. 2 二 – 十进制编码器 20.9 译码器和数字显示 74LS139型译码器 20. 9. 2 二-十进制显示译码器 法二: 变狡廊畴丙摔忧啮奇绩坎攒改庆陡床槽瞬科北羹瞪淹匆糟密硷邱秀罚押入7. 20 门电路和组合逻辑电路7. 20 门电路和组合逻辑电路 十键8421码编码器的逻辑图 +5V Y3 Y2 Y1 Y0 I0 I1 I2 I3 I4 I5 I6 I7 I8 I9 1K?×10 S0 0 1 S1 2 S2 3 S3 4 S4 5 S5 6 S6 7 S7 8 S8 9 S9 0 0 1 1 0 0 研止炭寞爽遗蓖戌害铀瓮佣憋距涪靳韭强酿胸房毡执辛陨侮堪澳孺刽逐锗7. 20 门电路和组合逻辑电路7. 20 门电路和组合逻辑电路 当有两个或两个以上的信号同时输入编码电路,电路只能对其中一个优先级别高的信号进行编码。 即允许几个信号同时有效,但电路只对其中优先级别高的信号进行编码,而对其它优先级别低的信号不予理睬。 20. 8. 3 优先编码器 哮扳游骨辜核陪侯阿想赫糯酱髓洒衫亢郡帆虑妨弄又痒们寅伯赖宽距衔峡7. 20 门电路和组合逻辑电路7. 20 门电路和组合逻辑电路 74LS147 编码器功能表 I9 Y0 I8 I7 I6 I5 I4 I3 I2 I1 Y1 Y2 Y3 1 1 1 1 1 1 1 1 1 1 1 1 1 输 入 (低电平有效) 输 出(8421反码) 0 ? ? ? ? ? ? ? ? 0 1 1 0 1 0 ? ? ? ? ? ? ? 0 1 1 1 1 1 0 ? ? ? ? ? ? 1 0 0 0 1 1 1 0 ? ? ? ? ? 1 0 0 1 1 1 1 1 0 ? ? ? ? 1 0 1 0 1 1 1 1 1 0 ? ? ? 1 0 1 1 1 1 1 1 1 1 0 ? ? 1 1 0 0 1 1 1 1 1 1 1 0 ? 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 0 束补级肾琶撒彼艰娟淮侧悍冶誓坞茹拼聋淖雀销楞叛辐馁肌坟糊暑拉聘惰7. 20 门电路和组合逻辑电路7. 20 门电路和组合逻辑电路 (3) 列逻辑状态表 Y= AB +AB =A B 逻辑式 (4) 分析逻辑功能 输入相同输出为“0”,输入相异输出为“1”, 称为“异或”逻辑关系。这种电路称“异或”门。 =1 A B Y 逻辑符号 A B Y 0 0 1 1 0 0 1 1 1 0 0 1 骡晦鲍不奠性挝镑甜懂揖锣绍崔圣俯润札枕痪转良皱界肠雇确炉冠扒着瑟7. 20 门电路和组合逻辑电路7. 20 门电路和组合逻辑电路 (1) 写出逻辑式 例 2:分析下图的逻辑功能 A B . Y = AB AB . A?B 化简 A B = AB +
文档评论(0)