第4章讲稿2015.pptVIP

  • 9
  • 0
  • 约1.74万字
  • 约 80页
  • 2017-01-25 发布于广东
  • 举报
* * * * 原理: 二进制译码器能产生输入信号的全部或最小项,而 所有组合逻辑函数均可写成最小项之和或最大项之积的形式. * * 如图4.3.29, * 若两个三位二进制数相加 A=A2A1A0 B=B2B1B0 则: C0=G0 C1=G1+P1C0 C2=G2+P2C1 由Pi 、Gi 并经过两级门电路就可求得进位信号C。 这种求进位信号C 的电路称为超前进位电路(CLA) Ci=Gi+PiCi-1 Gi= AiBi Pi= Ai+Bi 四位超前进位加法器结构图: A3 B3 A2 B2 A1 B1 A0 B0 0 FA FA FA FA G3 P3 S3 G2 P2 S2 G1 P1 S1 G0 P0 S0 超前进位电路(CLA) C0 C1 C2 C3 三、加法器的应用举例 将8421BCD码转换为余3 BCD码的代码转换电路. A1 A2 S1 C4 Σ CO C0 CI A3 A4 S2 B1 B2 B3 B4 S3 S4 7483 A B C D 1 1 0 0 Y1 Y2 Y3 Y4 0 (2) 四位二进制加/减器的实现 两个运算数分别为: P=P4P3P2P1 Q=Q4Q3Q2Q1 控制信号为:

文档评论(0)

1亿VIP精品文档

相关文档