基于FPGA的DDS信号源设计..docVIP

  • 51
  • 0
  • 约4.16千字
  • 约 6页
  • 2017-01-28 发布于重庆
  • 举报
基于FPGA的DDS信号源设计.

基于FPGA的DDS信号源设 【摘要】本系统是基于FPGA的基础上利用DDS技术设计一种信号发生器。正文部分主要介绍了该系统的设计原理、组成模块、实验结果及误差分析。该系统设计的主要优点在于可以通过按键来选择不同的波形如正弦波、方波、锯齿波、三角波。利用Verilog语言进行编程,通过ALTER公司提供的Quartus II软件编译仿真,可通过SignalTap II 观察仿真结果,也通过示波器观察所生成波形的效果。该系统的输入时钟频率是50MHZ。 【关键词】FPGA;DDS;Verilog;Quartus II;信号发生器 一、引言 实现信号源常用的方法是频率合成法 ,其中直接数字频率合成法 ( Di rect Digital Frequency Synthesis简称 DD F S 或 DDS) ,是继直接频率合成法和间接频率合成法之后 ,随着电子技术的发展迅速崛起的第三代频率合成技术[1]。 DDS 是一种全数字技术,它从相位概念出发直接合成所需频率,与传统的频率合成器相比,DDS具有低成本、低功耗、高分辨率和快速转换时间等优点,广泛使用在电信与电子仪器领域,是实现设备全数字化的一个关键技术。 在各行各业的测试中,信号源扮演着极为重要的作用。信号源中采用DDS技术在各个行业已成为一种主流趋势。随着DDS技术的发

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档