- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
江苏科技大学
本 科 毕 业 设 计(论文)
学 院
专 业
学生姓名
班级学号
指导教师
二零壹叁年六月
江苏科技大学本科毕业论文
基于FPGA的异步FIFO设计
Asynchronous FIFO design based on FPGA
摘 要
在现代集成电路芯片中,随着设计规模的不断扩大,一个系统往往包含多个时钟,如何进行异步时钟间的数据传输成为了一个很重要的问题。异步FIFO(First In First Out)是一种先进先出电路,可以在两个不同的时钟系统间进行快速准确的数据传输,是解决异步时钟数据传输问题的简单有效的方案。异步FIFO在网络接口、数据采集和图像处理等方面得到了十分广泛的应用,由于国内对该方面研究起步较晚,国内的一些研究所和厂商开发的FIFO电路还远不能满足市场和军事需求。
由于在异步电路中,时钟间的周期和相位完全独立,以及亚稳态问题的存在,数据传输时的丢失率不为零,如何实现异步信号同步化和降低亚稳态概率以及正确判断FIFO的储存状态成为了设计异步FIFO电路的难点。本课题介绍了一种基于FPGA的异步FIFO 电路设计方法。课题选用Quartus II软件,在Cyclone II系列的EP2C5T144C8N芯片的基础上,利用VHDL 硬件描述语言进行逻辑描述,采用层次化、描述语言和图形输入相结合的方法设计了一个RAM深度为128 bit,数据宽度为8 bit的高速、高可靠的异步FIFO电路,并对该电路功能进行时序仿真测试和硬件仿真测试。
关键词:异步FIFO;同步化;亚稳态;仿真测试
Abstract
In modern IC chips, with the continuous expansion of the scale of design, a system always contains several clocks. How to transmit data between the asynchronous clocks become a very important problem.Asynchronous FIFO (First In First Out) is a first-in, first-out circuit, it can transmit data between two diffent clock systems fastly and accurately, it is also a simple and effective solution to solve the problem of asynchronous clock data transfer. The asynchronous FIFO has a very wide range of applications in network interface, data acquisition and image processing.But because of the aspect of a late start, some domestic research institutes and manufacturers which research the FIFO circuit also can not meet the needs of the market and the military.
In the asynchronous circuit, because of that the clock cycle and phase is completely independent, and the presence of metastability problems, the loss rate of data transmission is not zero. How to implement asynchronous signal synchronization, reduce the probability of metastabili
您可能关注的文档
- 本科学位论文__会计专业企业适度负债问题研究.doc
- 本科学位论文__会计准则对企业纳税的影响-高职会计专业论文.doc
- 本科学位论文__环靖艺术设计大学郑州市中牟县雁鸣湖温泉度假农庄温泉浴场部分室内设计.doc
- 本科学位论文__婚姻财产关系的思考与论述.doc
- 本科学位论文__混凝土裂缝的成因与控制.doc
- 本科学位论文__混凝土钻孔灌注桩施工质量控制.doc
- 本科学位论文__火车售票系统课程设计报告.doc
- 本科学位论文__机床上下料机械手设计说明书.doc
- 本科学位论文__机电一体化技术的应用与发展.doc
- 本科学位论文__机电一体化输出轴的机械加工.doc
- 本科学位论文__基于gsm网络的定位系统的实现与研究.doc
- 本科学位论文__基于ios的网络音乐播放器的设计.doc
- 本科学位论文__基于j2ee的桂邕家电维修管理系统论文.doc
- 本科学位论文__基于ios平台的文化交流平台系统的设计与实现.doc
- 本科学位论文__基于j2ee的网上购物站点的设计与实现.doc
- 本科学位论文__基于java web的电信小区物业管理系统设计.doc
- 本科学位论文__基于java的餐厅点菜系统计算机科学与技术.doc
- 本科学位论文__基于java的教务信息管理系统的设计与开发.doc
- 本科学位论文__基于java的坦克大战软件程序设计.doc
- 本科学位论文__基于java的购物网站().doc
最近下载
- Unit6Inanaturepark人教PEP版五年级上册综合实践作业.docx VIP
- 康复辅助器具技术(绪论)PPT.pptx VIP
- 2025年云南省临沧地区选调生考试(公共基础知识)综合能力测试题推荐.docx VIP
- 小学科学三年级“物体的运动”单元解读.pdf VIP
- 第9课 数字化应用优势多课件四上信息科技重大版(2023).pptx VIP
- 双减政策背景下小学语文高效课堂和有效教学模式研究课题结题报告.pdf VIP
- 非物质文化遗产的数字化保护与传承.pptx VIP
- 柴油维修手册(中文).pdf VIP
- 乒乓球竞赛规则法和裁判法.pptx VIP
- 类风湿关节治疗讲课教案.ppt VIP
文档评论(0)