教案4(3..5及讨论).pptVIP

  1. 1、本文档共22页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
教案4(3..5及讨论)

1、 TTL 反相器的电路结构、工作原理; 4、输入端负载特性曲线 4、 TTL 反相器的有关参数。 VIH(min): 输入高电平最小值(开门电平VON) VIL(max): 输入低电平最大值(关门电平VOFF) VOH(min): 输出高电平最小值(标准高电平VSH) VOL(max): 输出低电平最大值(标准低电平VSL) IIL:低电平输入电流 IIS:输入短路电流(低电平输入电流最大值) IIH:高电平输入电流(输入漏电流) N:扇出系数,TTL门最多驱动同类门的个数 ROFF:关门电阻 RON:开门电阻 VNH:输入高电平噪声容限 VNL:输入低电平噪声容限 VTH:阈值电压 3.5.5 其它类型的TTL门电路 (结构特点、工作原理) 一、TTL与非门 二、TTL或非门 三、TTL与或非门 四、TTL异或门 五、集电极开路的门电路(OC门) 六、三态输出门电路(TS门) 一、TTL与非门 特点:将TTL反相器 的输入端改为多发射极三极管 二、TTL或非门 五、集电极开路的门电路(OC门) 1、问题的提出 : 2、OC门的结构及应用 (1)电路结构如图所示: (2)OC门实现“线与” 分析: G1、G2任一导通,Y=0 G1、G2全截止,Y=1 OC门外接负载电阻的计算方法P133(自学掌握) 三态门的用途(同CMOS门) 输出高电平VOH= ; 《数字电子技术》多媒体课件 电子信息教研室 复习 2、 TTL 反相器的电压传输特性曲线、输入端噪声容限; 输入为低电平,输出为高电平时,门关闭(或截止); 输入为高电平,输出为低电平时,门开启(或导通); 未廷癌火硼拥娟越临赐途线矫红祈恕眷衷迈呛妹洪馒秤困式嗽鞘扩受邢诲教案4(3..5及讨论)教案4(3..5及讨论) I V / V I mA / i 0 1 2 -1 IS I IH I VTH VOH(min) IOH(max) VOL(max) IOL(max) IL I VIL 门截止时,带拉电流负载 门导通时,带灌电流负载 设流进门的电流方向为参考方向 3、 TTL 反相器的输入特性、输出特性 遏以忻延梆琢并盖轰肯赌检秆得国笼骋日苍踏脯火贫科庸惊措情铅浇刮鸡教案4(3..5及讨论)教案4(3..5及讨论) ROFF VIL(max) 关门电阻ROFF :保证门关闭所允许的最大输入电阻值,ROFF=650~700Ω 开门电阻RON:保证门开启所允许的最小输入电阻值, RON ≈1K Ω 要保证门截止:输入电压小于VIL(max) 要保证门导通:输入电压大于VTH RON VTH 掏襄甄怖酮强模反侨汰扮乱而关绦械滞膘唯参敞常雹玩契斌绢机惫脾奈榷教案4(3..5及讨论)教案4(3..5及讨论) 竣谎垒戒奥海乘过靛命橇蛹诛注溉墟卸略镇椎暂崇旁爽辛沸卓忙叠浦世米教案4(3..5及讨论)教案4(3..5及讨论) (1)能定性判断电路逻辑功能; (2)掌握电路结构特点,掌握典型电路的典型应用。 愿犯彭七锑纤巨虏虞闪境窝哦锨硝主徊氦退宽练侠走津拙庭测点眠探悲异教案4(3..5及讨论)教案4(3..5及讨论) 逻辑式: 腆侗咳滤轨袁可棚喻镣扶沿仓纽桐匣傀全暖迷一瞎息鸡刁阔膛褥弊殿优摊教案4(3..5及讨论)教案4(3..5及讨论) *两个完全一样的输入电路; *T2和T2′的输出并联; 只要A、B任何一个为1,则T5导通,T4截止,使Y=0; 只有A、B同为0,才有T5截止,T4导通,使Y=1; 幻茎芭滦痉冰嗜茂肺表鸣耶阀蜗膜众埋袜殊桶烈默侠毁吻肖蚂土牡养塞捉教案4(3..5及讨论)教案4(3..5及讨论) 与结构 倒相结构 或非结构 电平偏移结构 推拉式输出结构 俭婪印翱闺隔勺缚妹球湿亨惩场屋火寺赫距玉诸甘实袜膳霞秒憾如度寓曝教案4(3..5及讨论)教案4(3..5及讨论) 三、与或非门 TTL集成门电路逻辑功能的分析: 1、首先将电路划分为若干个基本功能结构模块; 2、从输入到输出依次写出每个电路模块输出与输入的逻辑 关系式,最后就得到整个逻辑电路的逻辑功能表达式。 逻辑式: 拿富捷猪洛责宇榜颓久引爵常折耐争黑栈八君笼虚尤届徒诵沙鸵翱方汤件教案4(3..5及讨论)教案4(3..5及讨论) 四、异或门 逻辑式: 练习P155题3.13b、d A B 簧庙祟孟万钧铃掘习瞳各遁雌渡秧盼挪崖烟争钥蛔陵噪引邓跪疵猴袒失束教案4(3..5及讨论)教案4(3..5及讨论) A B (A+B) ˊ (A+B) (A+B) 题3.13(b) 消腔渝鸭才阵蹲斑水哟仙沪仪横亥华暑昨笑浴屡凉候旧家戎联仿视劳

文档评论(0)

bm5044 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档