- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
(电路期末复习题2
计算机电路基础(1)期末复习要求及复习题
一、填空题
1.理想电流源输出恒定的电流,其输出端电压由 。
2.戴维南定理说明任何一个有源二端线性网络可用1个 和 串联等效电路来等效。
3.二极管的单向导电性是加正向电压时 ,加反向电压时 。
4. (365)10 = ( )2 = ( )16
5.三态门电路的输出有三种状态:高电平、低电平和 状态。
6.组合逻辑电路在电路结构上,一般由 组成。
7.时序电路的自启动是指若由于某种原因使该电路处于 时,在CP脉冲作用下会自行转入 ,并开始有效循环的工作方式。
8.T触发器的特征方程
9.ROM电路主要由 、 和 三部分组成。
二、选择题
1.电路如图1所示,A点的电位UA应为( )。
A.-10V
B.-6V
C.-5V
D.0V
图1 2.电路如图2所示,电压U=( )。
A.-12V
B.-6V
C.-4V
D.4V
图2 3.电路如图3所示,对未知电流I=( )。
A.4A
B.5A
C.3A
D.2A
图3 4.三极管开关应用时,相当于开关接通时,该三极管处于( )。
A.放大区 B.饱和区 C.截止区 D.击穿区
1.C 2.C 3.A 4.B 5.B 6.D 7.D 8.B 9.B 10.A
5.函数F (A,B,C )=AB+BC+AC的最小项表达式为( )。
A. F (A,B,C )=∑m (0,2,4) B. F (A,B,C )=∑m (3,5,6,7)
C. F (A,B,C )=∑m (0,2,3,4) D. F (A,B,C )=∑m(2,4,6,7)
6.函数F=A(B+C)+CD的反演式是( )。
A. B.
C. D.
7. TTL与非门的扇出系数为N,其低电平输入电流为
1.5mA,高电平输入电流10A,最大灌电流为15mA,最大拉电流为400mA,则N为( )。
A. 30 B. 40 C. 15 D. 10
8.已知74LS138三线—八线译码器的输入地址码A2A1A0=101时,则对应输出端为0的是( )。A. B. C. D.
9.下列电路中,属于脉冲产生电路的是( )。
A.单稳态触发器 B.多谐振荡器 C.施密特触发器 D.编码器
10.时序逻辑电路通常由门电路和( )组成。
A.存储电路(触发器) B.寄存器 C.译码器 D.加法器
三、计算、分析、设计题
1.将下列逻辑函数化简成最简与或表达式。
2.试用双四选一多路选择器设计一个全减器。全减器真值表如表1所示,双四选一多路选择器的外部引线如图4,其中Ci为向高位的借位,Di为变量差。
写出输出表达式,并画出电路连线图。
表1全减器真值表 Ai Bi Ci-1
Ci Di
0 0 0
0 0
0 0 1
1 1
0 1 0
1 1
0 1 1
1 0
1 0 0
0 1
1 0 1
0 0
1 1 0
0 0
1 1 1
1 1
图4
3.电路如图5所示,CP,UI的波形如图6所示,触发器初态为0。试画出Q1,Q2的波形。
图5(上升沿有效)
图6
4.图7是四位二进制加法计数器T4161的外部引线图。试用置位法构成十进制加法计数器(0000→0001→……→1000→1001)
表2 T4161功能表
CP S1 s2 工作状态 × 0 × × × 清零 ↑ 1 0 × × 预置数 × 1 1 0 1 保持(包括c) × 1 1 × 0 保持(c=0) ↑ 1 1 1 1 计数
图7
5.试用图8所示的ROM构成全加器电路,写出Si、Ci表达式,并在其输出交叉点上标出连接状态。
表3 全加器真值表
Ai Bi
文档评论(0)