达芬奇平台简要介绍-Read.pptVIP

  • 14
  • 0
  • 约1.01万字
  • 约 33页
  • 2017-01-31 发布于天津
  • 举报
达芬奇平台简要介绍-Read

达芬奇平台简要介绍 汇报人:朱军 (控制组) 双核的外设分配 由上图可以看出,DM6446提供: 两个内核(DSP和ARM),视频处理子系统(VPSS),两个电源域,多个时钟树,多个引脚独立和复用的外设。 对于双核的达芬奇架构,大家最关心的是两个核之间的资源分配,通信方式。在DM6446中 ARM独享(DSP不可用)的外设有: UART0/1/2,I2C,看门狗定时器,PWM0/1/2,ARM中断控制器, USB2.0,ATA/CF,SPI,VPSS,GPIO,EMAC/MDIO,EMIFA, VLYNQ,MMC/SD。 DSP独享(ARM不可用)的外设有: DSP中断控制器,VICP ARM和DSP共享的外设有: EDMA,TIME0/1,Power Sleep Controller,ASP,EMIF Data 如下图,可以很清楚的看到ARM可以访问DSP片内存储器(L2RAM和L1D,L1P),DSP可以访问ARM片内存储器,ARM和DSP共享DDR2和AEMIF。 ARM可以中断DSP(4个通用中断和1个不可屏蔽中断),DSP可以中断ARM(2个通用中断)。ARM控制DSP的电源、时钟,复位和引导。 DM6446的初始化顺序 1,DM6446复

文档评论(0)

1亿VIP精品文档

相关文档