计算机系统结构chap5-2015-0513.ppt

计算机系统结构chap5-2015-0513

表5-6在第三版P284 图5.17 ,第四版 P403 图C.11 * 表5-5见第三版 P281 图5.14,第四版 P401 图C.8 * * 即RDRAM * 5.6.2 提高主存性能的存储器组织结构 增加存储器的带宽 传统方法:靠增大存储器执行时延来换取 快速页模式: 用同步信号在不需要额外行访问时间的情况下,实现对行缓冲区的重复访问 同步DRAM(SDRAM) 在DRAM接口中增加一个时钟信号,使得重复的传输不会增加DRAM和存储器控制器之间的同步开销 双倍数据传输(DDR) 在DRAM的时钟脉冲的上升沿和下降沿都传送数据 5.6 主 存 5.6 主 存 2. 采用简单的多体交叉存储器 (共享地址线,分时使用数据线) 3. 独立存储体 ◆ 设置多个存储控制器,使多个体能独立操作, 以便能同时进行多个独立的访存。 ◆ 每个体有独立的地址线 甚至独立数据线 ◆ 非阻塞Cache(失效下失效)与多体结构 4. 减少存储体冲突 ◆ 体冲突: 两个请求要访问同一个体 ◆ 减少冲突:采用许多体 例如:NEC SX/3最多128个体 问题仍旧存在: 例: int x[256][512]; for (j=0;j512;j++) for (i=0;i256;i

文档评论(0)

1亿VIP精品文档

相关文档