项目五 三位数字测频仪的制作与调试解析.pptVIP

项目五 三位数字测频仪的制作与调试解析.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
项目五 三位数字测频仪的制作与调试 小结 时序逻辑电路由触发器和组合逻辑电路组成, 其中触发器必不可少。时序逻辑电路的输出 不仅与输入有关,而且还与电路原来的状态 有关。时序逻辑电路的工作状态由触发器存 储和表示。 项目五 三位数字测频仪的制作与调试 时序逻辑电路按时钟控制方式不同分为同步时序逻辑电路和异步时序逻辑电路。前者所有触发器的时钟输入端 CP 连在一起,在同一个时钟脉冲 CP 作用下,凡具备翻转条件的触发器在同一时刻翻转。后者时钟脉冲 CP 只触发部分触发器,其余触发器由电路内部信号触发,因此,其触发器的翻转不在同一输入时钟脉冲作用下同步进行。 项目五 三位数字测频仪的制作与调试 时序逻辑电路分析的关键是求出状态方程和状态转换真值表,然后分析时序逻辑电路的功能。 描述时序电路逻辑功能的方法有逻辑图、状态方程、驱动方程、输出方程、状态转换真值表、状态转换图和时序图等。 时序逻辑电路设计的关键是根据设计要求写出原始状态编码表,而后用卡诺图求出输出方程、状态方程、驱动方程,并画出逻辑图。 项目五 三位数字测频仪的制作与调试 计数器是快速记录输入脉冲个数的部件。按计数进制分有:二进制计数器、十进制计数器和任意进制计数器;按计数增减分有:加法计数器、减法计数器和加/减计数器;按触发器翻转是否同步分有:同步计数器和异步计数器。计数器除了用于计数外,还常用于分频、定时等。 项目五 三位数字测频仪的制作与调试 集成计数器功能完善、使用方便灵活。功能表是其正确使用的依据。利用集成计数器可以很方便地构成 N 进制(任意进制)计数器。其主要方法为: (1) 用同步置零端或置数端获得 N 进制计数器。这时应根据 SN-1 对应的二进制代码写反馈函数。 (2) 用异步置零端或置数端获得 N 进制计 数器。这时应根据 SN 对应的二进制代码写反馈函数。 (3) 当需要扩大计数器容量时,可将多片 集成计数器进行级联。 项目五 三位数字测频仪的制作与调试 寄存器主要用以存放数码。移位寄存器不但可以存放数码,还能对数码进行移位操作。移位寄存器有单向移位寄存器和双向移位寄存器。集成移位寄存器使用方便、功能全、输入和输出方式灵活,功能表是其正确使用的依据。移位寄存器常用于实现数据的串并行转换,构成环形计数器、扭环计数器和顺序脉冲发生器等。 项目五 三位数字测频仪的制作与调试 * * 项目五 三位数字测频仪的制作与调试 (异步时序逻辑电路) J1 = Q2n ,K1 = 1 1. 写方程式 (1) 时钟方程 (3) 驱动方程 (2) 输出方程 (4) 状态方程 CP1 = CP2 = Q0 FF1 和 FF2由 Q0 下降沿触发 CP0 = CP FF0 由 CP 下降沿触发 Y = Q2n J0 = K0 = 1 J2 = Q1n ,K2 = Q1n Q0n+1 = J0 Q0n + K0 Q0n Q1n+1 = J1 Q1n + K1 Q1n Q2n+1 = J2 Q2n + K2 Q2n = 1 Q0n + 1 Q0n = Q0n 代入 J0 = 1,K0 = 1 代入 J1 = Q2n, K1 = 1 Q1n+1 = Q2n Q1n Q0 下降沿有效 Q0n+1 = Q0n CP 下降沿有效 Q2n+1 = Q1n Q2n+Q1n Q2n Q0 下降沿有效 代入 J2 = Q1n, K2 = Q1n = Q2n Q1n + 1 Q1n = Q2n Q1n = Q1n Q2n + Q1n Q2n = Q1n Q2n +Q1nQ2n 项目五 三位数字测频仪的制作与调试 (异步时序逻辑电路) 2. 列状态转换真值表 设初始状态为Q2nQ1n Q0n = 000 0 1 0 0 0 0 0 Q0n+1 = Q0n = 0 = 1 Y = Q2n = 0 0 1 Y Q0n+1 Q1n+1 Q2n+1 Q0n Q1n Q2n 输 出 次 态 现 态 CP2 CP0 CP1 时 钟 脉 冲 CP0 = CP,FF0满足 时钟触发条件。 CP1 = CP2= Q0 为上升沿, FF1 和FF2 不满足时钟触发 条件,其状态保持不变。 Y Q0n+1 Q1n+1 Q2n+1 Q0n Q1n Q2n 输出 次 态 现 态 0 0 0 1 0 0 0 1 0 0 0 0 1 0 1 0 0 0 1 0 1 0 1 0 1 0 0 1 0 0 0 1 1 1 0 0 1 1 0 0 1

文档评论(0)

2299972 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档