集成电路组成任意进制的计数器重点.ppt

集成电路组成任意进制的计数器重点

芯片例:74161,74191,74160,74190 任意进制计数器的设计 1、MN: 置零法(复位法):第M个状态SM译出异步置零端 有效的信号,使计数器 立即复位S0 。 适用于有异步置零输入端 (74161,74160) SM仅是短暂的过渡状态 例1 同步十进制 同步六进制 置零法的缺点: 1.由于SM仅是短暂的过渡状态,所以置零信号持续时间很短,复位不可靠。改进:加基本RS触发器。 2.要另外产生进位输出信号 置数法:在选定的某一状态Si 译出置数端有效的信号,下一时钟计数器置数,稳定状态包括Si ---适用于有同步置数输入端的计数器(74160/1);对异步置数端(74190/1),应在Si+1状态译出置数端有效的信号,稳定状态不包括Si+1 。 具体可分四种情形 1.置零; 2.置最小值; 3.置最大值; 4.置中间值(D=X) 2、MN *先将计数容量扩展,必须由两片以上计数器组合起来,然后用分别/整体置零/数法构成M进制计数器 *各片连接方法 串行进位方式 并行进位方式 *串行/异步方式:低位片的进位输出信号作为高位片的时钟输入信号。 *并行/同步方式:低位片的进位输出信号作为高位片的工作状态控制信号,两片时钟同接CP。 分两种情况: 1.M=N1*N2, N1, N2N

文档评论(0)

1亿VIP精品文档

相关文档