- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
CPLD配置讲稿优秀讲义
6.1 CPLD/FPGA器件的配置 ▲ 把CPLD/FPGA设计代码送入芯片的过程(或做法) 称为对CPLD/FPGA器件的配置,也称为下载。 ▲ 经过配置的CPLD芯片,就成为具有用户需要功能的专用数字电路或数字系统。 器件编程下载的分类: ▲ 对CPLD/FPGA芯片进行编程配置的方式有多种。 1、按使用计算机的通讯接口划分,有: (1)串口下载(BitBlaster或MasterBlaster)、 (2)并口下载(ByteBlaster)、 (3)USB接口下载(MasterBlaster或APU)等方式。 2、若按使用的CPLD/FPGA器件划分,有: 1)CPLD编程(适用于片内编程元件为EPROM、 E2PROM和闪存的器件); 2)FPGA下载(适用于片内编程元件为SDRAM的器件) 3、按CPLD/FPGA器件在编程下载过程中的状态划分,有 1)主动配置方式。 在这种配置方式下,由CPLD器件引导配置操作的过程并控制着外部存贮器和初始化过程; 2)被动配置方式。 在这种配置方式下,由外部CPU或控制器(如单片机)控制配置的过程。 FLEXl0K/ EP1K系列器件有五种配置方式: CPLD/FPGA器件的工作状态 CPLD/FPGA器件按照正常使用和下载的不同过程其工作状态分为三种: 1、用户状态(User mode) 即电路中CPLD器件正常工作时的状态; 2、配置状态(Configuration mode ) 指将编程数据装入CPLD/FPGA器件的过程,也可称 之为下载状态; 3、初始化状态(Initialization) 此时CPLD/FPGA器件内部的各类寄存器复位, 让I/O引脚为使器件正常工作作好准备。 ALTERA的编程文件 ALTERA 公司的开发系统MAX+PLUSⅡ可以生成多种格式的编程数据文件。对于不同系列器件, 所能生成的编程/配置文件类型有所不同, 但大致可有下面几种类型: ① SRAM Object格式(.sof): SOF格式文件用于FLEX器件的Bit Blaster或Byteblaster被动配置方式。 MAX+PLUS II编译综合工具会在编译综合过程中自动为FLEX系列器件生成SOF数据格式文件, 其它数据格式均可由该种格式转化而成。 ② Programming Object格式(.pof): POF格式文件用于对MAX系列器件编程配置, 也可以用于对采用EPROM配置方式的FLEX器件进行配置。POF文件也是由MAX+PLUS II软件在编译综合过程中自动产生。 ③ 十六进制格式(.hex): HEX格式文件是使用第三方编程硬件对并行EPROM编程的数据文件, 从而可以将并行EPROM作为数据源, 用微处理器对FLEX器件进行被动串行同步(PS)配置或被动串行异步(PSA)配置。 ④ ASCII码文本格式(.ttf): TTF格式文件适用于被动串行同步(PS)配置和被动串行异步(PSA)配置类型, 它在配置数据之间以逗号分隔。 MAX系列非易失性器件的下载配置 对于编程元件为E2PROM或闪存的CPLD器件(如MAX系列器件等),只需简单的利用专门的编程下载电缆(名为ByteBlaster或BitBlaster,很容易由用户自制)将编程配置数据下载到芯片中去即可。 ByteBlaster不但可以用来对MAX9000以及MAX7000S/MAX 7000A等器件进行编程配置,而且可以用来对FLEX系列器件进行配置重构。 ByteBlaster有两种配置模式: 1)边界扫描模式(JTAG)配置一对具有边界扫描电路的器件进行配置重构或在线编程。可用来对具有JTAG接口的MAX系列器件及FLEX/ACEX系列器件进行编程配置。 2)被动串行模式(PS)配置一用来对支持PS下载配置模式的FLEX /ACEX系列器件进行配置。如FLEX10K/ACEX1K、FLEX 8000和FLEX 6000等系列器件,可采用PS模式进行配置。 JTAG接口 JTAG接口使用TDI、TDO、TCK、TMS四个管脚。其中: TDI:串行数据输入端, TDO:串行数据输出端, TCLK:串行时钟, TMS:JTAG状态机模式控制端。 TDI、TDO、TMS的数据在TCLK时钟的配合下,将数据串行移位到CPLD内部JTAG移位寄存器中。 Byteblaster下载线的接口电路 用Byteblaster下载线进行下载配置 FLEX/ACEX系列FPGA的下载配置 用Byteblaster下载线进行被动串行(PS)配置的方法: 进行被动串行(PS)配置时使用
您可能关注的文档
- COPD治疗新进展优秀讲义.ppt
- Ch面向过程的程序设计优秀讲义.ppt
- corecompetency优秀讲义.ppt
- Condensation优秀讲义.ppt
- CorelDRAWX实用案例教程绘制绘制线条和不规则图形优秀讲义.ppt
- CorelDRAW工具箱的使用==优秀讲义.ppt
- Ch大气边界层优秀讲义.ppt
- CoobarPedy旅游攻略优秀讲义.ppt
- costeppt优秀讲义.ppt
- COSOERM企业风险管理框架优秀讲义.ppt
- cpu及cpu寄存器演示文件修改版.ppt
- CppUnit实践优秀讲义.ppt
- Countability优秀讲义.ppt
- Countingingroupsof按双数一组来数数吧优秀讲义.ppt
- costumeintangdynasty优秀讲义.ppt
- CrossBorderTourisminthePearlRiverDeltaChallengesandOpportunities演示文件修改版.ppt
- CPU的结构与原理演示文件修改版.ppt
- CreditRiskandBankBalanceSheet演示文件修改版.ppt
- CPU维护演示文件修改版.ppt
- CPU 的结构和功能演示文件修改版.ppt
文档评论(0)