基于FPGA的数字正交调制器的研究与设计.docVIP

  • 1
  • 0
  • 约3.31千字
  • 约 12页
  • 2017-02-08 发布于重庆
  • 举报

基于FPGA的数字正交调制器的研究与设计.doc

基于FPGA的数字正交调制器的研究与设计

基于FPGA的数字正交调制器的研究与设计 2014 年月 日 目 录1 概述 1 2 课题功能需求 1 2.1 课题要求实现的功能 1 2.2 课题主要技术指标 1 2.3 课题进度 2 3 课题技术指标及完成情况 2 3.1 技术指标的检测 2 3.2课题要求指标完成情况 2 4 数字正交调制器原理 2 5 数字正交调制器软件编程实现 4 5.1 数字正交算法的matlab仿真 4 5.1.1 matlab程序释义 4 5.2 数字正交调制算法的FPGA硬件平台验证 8 5.2.1 FPGA实现流程 8 5.2.2 FPGA核心模块介绍 8 5.2.2 FPGA仿真结果 9 6 总结 9 参考文献 10 概述 数字正交调制器是雷达干扰中的一项重要技术,通过将截获的雷达信号进行移频并转发形成给雷达造成错误、虚假或者杂乱的速度信息。它是多普勒调制技术实现的基础,广泛应用于对连续波、脉冲多普勒、合成孔径等具有测速能力雷达的速度波门实施干扰。传统的雷达干扰设备为进行多普勒调制,通常需要利用混频器、滤波器等实现,大量微波器件的使用使整个干扰系统体积和功耗过大,性能和指标不稳定。介绍了将数控移相器控制行波管相位实现多普勒调制的方法。行波管要求调制信号幅度大,控制电路复杂、灵活性差。 70年代发展起来的数字射频存储(DRFM)

文档评论(0)

1亿VIP精品文档

相关文档