第6章时序逻辑电路.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第6章时序逻辑电路

第6章 时序逻辑电路 内容提要 时序逻辑电路的特性是具有记忆功能,即电路在某一时刻的输出不仅仅取决于这一时刻当前的输入,而且还与电路历史状态有关。时序逻辑电路在结构上由组合电路 和存储电路两部分组成,而且存储电路至少有一个输出作为组合逻辑电路的输入,组合电路的输出至少有一个作为存储电路的输入。 本章主要介绍时序逻辑电路的组成原理、时序逻辑电路的分析和设计方法及常用时序逻辑功能器件等。时序逻辑电路的分析就是根据给定的时序逻辑电路的结构,找出该时序逻辑电路在输入信号及时钟作用下,存储电路状态的变化规律以及电路的输出值,从而了解该时序逻辑电路所完成的逻辑功能。描述时序逻辑电路的逻辑功能一般采用存储电路的状态转移方程和电路输出函数表达式;或者采用状态转移表、状态转移图;或者用时序图(工作波形)来描述。本章重点分析了移位寄存器、同步计数器和异步计数器,介绍了VHDL描述时序逻辑电路的方法。时序逻辑电路的设计就是根据逻辑命题的要求,设计出实现该命题功能要求的时序电路,并力求最简。本章重点介绍了采用小规模器件设计同步计数器、异步计数器的方法,介绍了采用中规模功能器件设计任意模值计数器的方法以及序列信号发生器的方法。并介绍了同步时序逻辑电路设计的一般步骤。 教学基本要求 (1)掌握时序逻辑电路的基本分析方法。(2)掌握同步时序逻辑电路(同步计数器)的设计方法。(3)掌握常用时序功能部件(集成计数器、移位寄存器)的逻辑功能及应用。(4)理解异步计数器的设计方法。(5)理解VHDL描述方法。(6)了解同步时序逻辑电路设计的一般步骤。重点与难点 本章重点:(1)时序逻辑电路的分析,正确画出时序图(工作波形)。(2)同步计数器的设计。本章难点:(1)异步时序逻辑电路的分析与设计。(2)同步时序逻辑电路设计的一般步骤(原始状态流图建立、状态合并、状态编码等)。 主要教学内容 6.1?? 时序逻辑电路的分析 6.2?? 常用时序逻辑功能器件6.2.1?? 常用集成计数器 6.2.2?? 常用集成寄存器和移位寄存器6.3?? 时序逻辑电路设计6.3.1?? 同步时序逻辑电路设计的一般步骤 6.3.2?? 同步计数器的设计6.3.3?? 异步计数器的设计6.3.4?? 序列信号发生器 6.4?? 采用中规模时序功能器设计时序逻辑电路6.4.1?? 采用中规模计数器实现任意模值计数(分频)器6.4.2?? 采用中规模集成移位寄存器 6.5?? VHDL描述时序逻辑电路6.1 时序逻辑电路的分析 分析由小规模逻辑器件构成的时序逻辑电路一般步骤为:(1)根据给定的时序电路图,写出下列各逻辑表达式:① 各触发器的时钟信号CP的逻辑表达式。② 各触发器的驱动方程,也就是各触发器的输入信号(激励)的逻辑表达式。③ 时序电路的输出方程。(2)将各触发器的驱动方程代入相应的触发器特征方程,得到该时序逻辑电路的状态转移方程。(3)根据状态转移方程、时钟函数及输出方程,列出该时序电路的状态转移表,画出状态转移图或时序图(工作波形)。(4)描述给定时序逻辑电路的逻辑功能。例6–1 图6–1–1为一个同步时序电路,X是输入控制信号,画Q1、Q2和Z在X信号控制下的工作波形(设Q1、Q2初态均为0)。 图6–1–1 例6–1电路 解 由电路可列出各方程。(1)时钟表达式为CP1=CP↓,CP2=CP↓。由于是同一时钟,所以为同步时序逻辑电路。(2)各触发器的驱动方程为 (3)将驱动方程代入J–K触发器的特征方程,则各触发器的状态转移方程为 (4)写出输出函数表达式为 (5)根据状态转移方程和输出函数表达式可画出工作波形,如图6–1–2所示。 图6–1–2 例6–1工作波形 画工作波形时必须注意:只有时钟触发沿到达时,触发器状态才能发生变化。该题画工作波形时,有一定技巧,由于Q1n+1是X⊕Q1n,所以当X=0且CP下降沿到达 时,Q1n+1=Q1n;当X=1且CP下降沿到达时,Q1n+1=Q1n。对于Q2波形,若Q2原状态为0,只有在X=0、Q1=1时,时钟CP下降沿到达使Q2由0变化为1,以后Q2就一直为1。根据Z=XQ1nQ2n,可以很容易画出Z的波形。例6–2 画出图6–1–3所示计数器的状态转移图,并说明其逻辑功能。 图6–1–3 例6–2电路图 解 由电路可列出各方程。(1)时钟表达式为CP1=CP2=CP3=CP↓,为同步时序逻辑电路。(2)各触发器的驱动方程为 (3)各触发器的状态转移方程为 (4)列出状态转移表,如表6–1–1(a)所示。. 表6–1–1 例6–2状态转移表除去5个有效状态外,还有3个偏离状态,要检验3个偏离状态的转移情况,如表6–1–1(b)所示,才能得到完整的状态转移图。(5)状态转移图,如图6–1–4所示。 图6–1

文档评论(0)

daoqqzhuan2 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档