Xilinx FPGA嵌入式系统开发过程.docVIP

  • 2
  • 0
  • 约4.07千字
  • 约 8页
  • 2017-02-11 发布于江苏
  • 举报
Xilinx FPGA的嵌入式系统开发过程 由?创新网小编?于 星期四, 01/10/2013 - 11:03 发表 随着FPGA 技术的迅速发展,可编程片上系统(SOPC)作为一种特殊的嵌入式微处理器系统,融合了SoC和FPGA 各自的优点,并具备软硬件在系统可编程、可裁减、可扩充、可升级的功能,已逐渐成为一个新兴的技术方向。SOPC的核心是在FPGA上实现的嵌入式微处理器核,目前主要有Xilinx公司集成的32位软核MicroBlaze[1] ,32位PowerPC系列处理器硬核PowerPC405、PowerPC440,ARM公司的CortexA9,以及Altera公司的Nios系列微处理器软核等。本文主要介绍Xilinx公司的MicroBlaze 软核结构,对其体系结构、设计流程和相关开发工具一一进行介绍,并在实际的无线电监测系统[2]中采用此方案,构建了一个小型化、智能化、网络化的软件无线电处理平台。 1 MicroBlaze处理器结构   MicroBlaze软核处理器是可配置的精简指令集(RISC)32位CPU,该RISC核针对Xilinx公司的FPGA芯片进行了优化。设计人员可以根据设计定制处理器的可选配置,根据版本的不同,配置不同的选项。该软核处理器具有以下几个方面的特征: ◆ 32个32位通用寄存器; ◆ 32位3个操作数的指令字,指令字有2种寻址模式;

文档评论(0)

1亿VIP精品文档

相关文档