- 1、本文档共36页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
chp4存储器-1幻灯片
第四章 内部存储器 本章要解决的主要问题: (1)存储器如何存储信息? (2)在实际应用中如何存储芯片组成具有一定容量的存储器? 二、主存储器的技术指标 字存储单元:存放一个机器字的存储单元,相应的单元地址叫字地址。 字节存储单元:存放一个字节的单元,相应的地址称为字节地址。 存储容量:指一个存储器中可以容纳的存储单元总数。存储容量越大,能存储的信息就越多。 存取时间又称存储器访问时间:指一次读操作命令发出到该操作完成,将数据读出到数据总线上所经历的时间。通常取写操作时间等于读操作时间,故称为存储器存取时间。 存储周期:指连续启动两次读操作所需间隔的最小时间。通常,存储周期略大于存取时间,其时间单位为ns。 存储器带宽:单位时间里存储器所存取的信息量,通常以位/秒或字节/秒做度量单位。 一、基本的静态存储元阵列 1、存储位元 2、三组信号线 地址线 数据线 行线 列线 控制线 二、基本的SRAM逻辑结构 SRAM芯大多采用双译码方式,以便组织更大的存储容量。采用了二级译码:将地址分成x向、y向两部分如图所示。 存储容量:256×128×8位 通常把各个字的同一个字的同一位集成在一个芯片(32K×1)中,32K位排成256×128的矩阵。8个片子就可以构成32KB。 地址译码器 采用双译码的方式(减少选择线的数目)。 A0~A7为行地址译码线 A8~A14为列地址译码线 读与写的互锁逻辑 控制信号中CS是片选信号,CS有效时(低电平),门G1、G2均被打开。OE为读出使能信号,OE有效时(低电平),门G2开启,当写命令WE=1时(高电平),门G1关闭,存储器进行读操作。写操作时,WE=0,门G1开启,门G2关闭。门G1和G2是互锁的,一个开启时另一个必定关闭,保证了读/写互斥。 三、存储器的读写周期 读周期 读出时间Taq 读周期时间Trc 写周期 写周期时间Twc 写时间twd 存取周期 读周期时间Trc=写时间twd 例1P70:图3.5(a)是SRA的写入时序图。其中R/W是读/写命令控制线,当R/W线为低电平时,存储器按给定地址把数据线上的数据写入存储器。请指出图3.5(a)写入时序中的错误,并画出正确的写入时序图。 第三节 DRAM存储器 一、DRAM存储位元的记忆原理 SRAM存储器的存储位元是一个触发器,它具有两个稳定的状态。而DRAM存储器的存储位元是由一个MOS晶体管和电容器组成的记忆电路,如图3.6所示。 二、DRAM芯片的逻辑结构 图3.7(a)示出1M×4位DRAM芯片的管脚图。 图3.7(b)是该芯片的逻辑结构图。与SRAM不同的是: (1)DRAM增加了行地址锁存器和列地址锁存器。由于DRAM存储器容量很大,地址线宽度相应要增加,这势必增加芯片地址线的管脚数目。为避免这种情况,采取的办法是分时传送地址码。若地址宽度为10位,先传送地址码A0~A9,由行选通信号RAS打入到行地址锁存器;然后传送地址码A10~A19,由列选通信号CRS打入到列地址锁存器。芯片内部两部分合起来,地址线宽度达20位,即存储容量为1M×4位。 (2)增加了刷新计数器和相应的控制电路。通过2选1多路开关来实现刷新操作与读/写操作交替进行。 三、读/写周期 读周期、写周期的定义是从行选通信号RAS下降沿开始,到下一个RAS信号的下降沿为止的时间,也就是连续两个读周期的时间间隔。通常为控制方便,读周期和写周期时间相等。 存储器容量的扩充 1、字长位数扩展 给定的芯片字长位数较短,不满足设计要求的存储器字长,此时需要用多片给定芯片扩展字长位数。三组信号线中,地址线和控制线公用而数据线单独分开连接。 d=设计要求的存储器容量/选择芯片存储器容量 [例2] 利用1M×4位的SRAM芯片,设计一个存储容量为1M×8位的SRAM存储器。 解:所需芯片数量=(1M×8)/(1M×4)=2片 2、字存储容量扩展 给定的芯片存储容量较小(字数少),不满足设计要求的总存储容量,此时需要用多片给定芯片来扩展字数。三组信号组中给定芯片的地址总线和数据总线公用,控制总线中R/W公用,使能端EN不能公用,它由地址总线的高位段译码来决定片选信号。所需芯片数仍由(d=设计要求的存储器容量/选择芯片存储器容量)决定。 [例3]利用1M×8位的DRAM芯片设计2M×8位的DRAM存储器 解:所需芯片数d=(2M×8)/(1M×8)=2(片) 3、存储器模块条 存储器通常以插槽用模块条形式供应市场。这种模块条常称为内存条,它们是在一个条状形的小印制电路板上,用一定数量的存储器芯片,组成一个存储容量固定的存储模块。如图所示。 内存条有30脚、72脚、100脚、144脚、168脚等多种形式。
您可能关注的文档
- adidas人事制度幻灯片.ppt
- ANDA以及仿制药业务幻灯片.ppt
- ACS患者他汀序贯治疗策略幻灯片.ppt
- 91测在临床麻醉中的应用(2011科室讲课)幻灯片.ppt
- AMI的急救和现代治疗-杨跃进幻灯片.ppt
- API 产品范围幻灯片.ppt
- API合成关键性分析幻灯片.ppt
- ACS强化他汀治疗幻灯片.ppt
- AO2011系统操作演示PPT幻灯片.ppt
- AutoCAD__绘图辅助工具幻灯片.ppt
- 专题02:小数脱式计算与简便运算-2025年五年级数学暑假专项提升(沪教版).docx
- 家庭健康知识培训课件.pptx
- 海船船员考试《船舶管理(大副)考试题》新版_7.doc
- 海船船员考试《船舶管理(大副)考试题》新版_8.doc
- 海船船员考试《船舶管理(大副)考试题》新版_9.doc
- 物联网视角下初中生信息技术素养培养研究教学研究课题报告.docx
- 2025年冷链物流在乡村特色农产品深加工中的冷链物流冷链物流物流成本控制报告.docx
- 海船船员考试《船舶管理(大副)考试题》模拟练习卷_6.doc
- 小学环保教育中的环保教育课程资源开发与应用论文.docx
- 海船船员考试《船舶管理(大副)考试题》新版_0.doc
文档评论(0)