电子线路(非线性部分)ppt培训教案.ppt

  1. 1、本文档共129页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电子线路(非线性部分)ppt培训教案

4.同步检波的关键:产生与载波同频同相的同步信号  调幅波限幅+滤波 ——适用于普通调幅及残留边带调幅 振荡器恢复载波+导频控制 ——适用于双边带调幅和单边带调幅 双边带调幅波平方+滤波+分频 ——适用于双边带调幅 **** 4.5 参量混频电路 **** * fM=fI |±0 fL±1 fM|= fI 混频器 (非理想相乘) 中放 检波 (频谱向下搬移fI) fC fL f I=fL- fS fI±F F 干扰fM |±p fL±q fM| ≈fI fM造成干扰 中频干扰(p=0,q=1) 中频干扰 镜像干扰 fM=fL+ fI = fK |-1 fL+1 fK|= fI fL fC fK fI fI 混频器 (非理想相乘) 中放 检波 (频谱向下搬移fI) fC fL f I=fL- fS fI±F F 干扰fM |±p fL±q fM| ≈fI fM造成干扰 镜像干扰 减小寄生通道干扰的措施 ▲混频前加强滤波(或陷波) ▲减少组合频率干扰(参考§4.2) ▲对镜像干扰,可采取二次混频减小干扰 第一次混频采用较高的中频,使镜像干扰远离接收的信号,便于滤除 图 4-3-10 二次混频接收机组成方框图 干扰fM fM造成干扰 fL -|±r fC±s fM| ≈fI |±r fC±s fM|≈fC 混频器 (非理想相乘) 中放 检波 (频谱向下搬移fI) fC fL f I=fL- fS fI±F F 收听到有用台信号的同时可听到干扰台的声音,但有用台停播时,干扰台声音随之消失 现象: 交调失真 交调失真:混频器除了对一些特定频率的干扰形成寄生通道干扰外,任意频率的干扰信号也会产生交调失真 混频器 (非理想相乘) 中放 检波 (频谱向下搬移fI) fC fL f I=fL- fS fI±F F 现象: 干扰fM1fM2 fL -|±r fM1±s fM2| ≈fI | ±r fM1±s fM2 |≈fC fM1及fM2造成干扰 互调失真 收听到有用台信号的同时可听到另两个干扰台的声音,即使有用台停播,干扰台声音也不会消失 互调失真:输入端有两个干扰信号 r、s越小,组合频率分量的频率有可能接近Fi 互调失真越大 fM1 ≈ fM2 ≈fC时,2 fM1 - fM2 ≈fC r +s=3 ——三阶互调失真 混频器 (非理想相乘) 中放 检波 (频谱向下搬移fI) fC fL f I=fL- fS fI±F F 干扰fM1fM2 fL -|±r fM1±s fM2| ≈fI | ±r fM1±s fM2 |≈fC fM1及fM2造成干扰 互调失真    2.提高混频器前端电路的选择性(混频前加强滤波) 3.选择适当的中频频率,二次混频 1.减少组合频率 抑制干扰(混频失真)的措施 §4.4 振幅调制与解调电路 一、振幅调制电路 ▲高电平调幅 ▲低电平调幅 ——丙类功率放大与调制合二为一 ——功率放大之前进行调幅 效率高、但调制线性差 调制线性好,但(发射机)效率低 ▲高电平调幅电路 基极调幅 集电极调幅 ——工作在欠压状态 ——工作在过压状态 滤波匹配电路 高频扼流圈 集电极调幅电路 基极调幅电路 ▲低电平调制电路 采用集成模拟乘法器或双差分平衡调制器 采用二极管平衡电路 单边带发射机(滤波法实现) 相对频率间隔越大,滤波越容易 频谱搬移过程 4.4.2 二极管包络包络检波电路 ——仅适合于包含载波的调幅方式:普通调幅 残留边带调幅 大信号检波: vS足够大 二极管伏安特性用折线近似 快速充电 缓慢放电 RLC越大, 滤波效果越好 RLC构成低通滤波器 为了提高效率,要求 输入电阻 能量守恒 二极管包络检波电路中的失真 ▲惰性失真(对角切削失真) ▲负峰切割失真(底部切割失真) RLC太大,电容放电速度跟不上包络下降的速度 快速充电 缓慢放电 ▲惰性失真(对角切削失真) (a)               (b) 图 4-4-9 惰性失真 (a)不产生惰性失真    (b)产生惰性失真 避免惰性失真的条件 ≥ ▲负峰切割失真(底部切割失真) iD iD 如果Ri2太小(检波器的交直流负载相差太大) 在cosWt为负峰值附近,iD0 但二极管电流不可能小于0,此时只可能是二极管截止 负峰切割失真 iD 避免负峰切割失真的条件 采取的措施——减小检波器交直流负载的差距 或插入高输入阻抗的缓冲器(例如射极跟随器) 设计考虑 ▲二极管的选择 导通电阻小、结电容小(工作频率高) 加上弱正偏,克服死区电压的影响 ▲RL和C的选择 从滤波能力考虑,RLC要大 从避免惰性失真考虑,RLC要小 为保证最低的输入电阻Ri 为避免负峰切割失真,RL不能太大 为减弱二极管结电容的影响 4.4.3 同步检波电路 图 4-4-13 用二极管

文档评论(0)

phljianjian + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档