9-第七章-中规模时序逻辑电路.pptVIP

  1. 1、本文档共30页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
9-第七章-中规模时序逻辑电路

7.2 常用中规模时序逻辑电路 常用中规模同步时序器件:计数器和寄存器。 计数器——用以统计输入脉冲CP个数的电路。用于定时、分频、产生节拍脉冲及进行数字运算等等。 计数器的分类: 计数器 加法计数器 减法计数器 可逆计数器 (按计数功能 ) 异步计数器 同步计数器 (按计数脉冲引入方式) 二进制计数器 十进制计数器 N 进制计数器 (按计数制) 7.2.1 计数器 1、二进制异步计数器 二进制异步加法计数器(4位) 一、二进制计数器 工作原理: 4个JK触发器都接成T’触发器。 每来一个CP的下降沿时,FF0向相反的状态翻转一次; 每当Q0由1变0,FF1向相反的状态翻转一次; 每当Q1由1变0,FF2向相反的状态翻转一次; 每当Q2由1变0,FF3向相反的状态翻转一次。 作出该电路的时序波形图和状态图。 由时序图可以看出,Q0、Ql、Q2、Q3的周期分别是计数脉冲(CP)周期的2倍、4倍、8倍、16倍,因而计数器也可作为分频器。 2、二进制同步计数器 二进制同步加法计数器 二进制同步减法计数器: 计数方向与加法计数器刚好相反。 二进制同步可逆计数器: 将加法计数器和减法计数器合并起来,并引入一加/减控制信号X便构成4位二进制同步可逆计数器。 二、非二进制计数器 1. 8421 BCD码同步十进制加法计数器 用前面介绍的同步时序逻辑电路分析方法对该电路进行分析。 由于电路中有4个触发器,它们的状态组合共有16种。而在8421BCD码计数器中只用了10种,称为有效状态。其余6种状态称为无效状态。 当由于某种原因,使计数器进入无效状态时,如果能在时钟信号作用下,最终进入有效状态,我们就称该电路具有自启动能力。 用同样的分析的方法分别求出6种无效状态下的次态,得到完整的状态转换图。可见,该计数器能够自启动。 三、 集成同步计数器 1、4位二进制同步加法计数器 74161:可预置四位二进制异步清除计数器 ① 异步清零。 74161具有以下功能: ③ 计数。 ② 同步并行预置数。 RCO为进位输出端。 ④ 保持。 2、十进制同步加法计数器 74160:可预置BCD异步清除计数器 功能与 74161 相似 74161 74160 3、双时钟4位二进制同步可逆计数器 74193 四、 集成同步计数器的应用 1、构成模小于16的计数器 (74161,74193) 可通过计数器的清零和预置功能实现。 74193 1 1 例1、用74193构成模10加法计数器。 复位法(清零功能) 当 Q3Q2Q1Q0=1010 时, 计数器清零。 设初始状态为 0000 置位法(预置功能) 当 Q3Q2Q1Q0=1010 时, 计数器预置数0000。 设初始状态为 0000 74193 1 0 0 0 0 0 初始信号 例2、用74193构成模12减法计数器。 设初始状态为 1111。 置位法(预置功能) 当 Q3Q2Q1Q0=0011 时, 计数器预置数 1111。 74193 1 0 1 1 1 1 初始信号 ≥1 例3、用74161构成模10加法计数器。 复位法(清零功能) 当 Q3Q2Q1Q0=1010 时, 计数器清零。 设初始状态为 0000 74161 1 置位法(预置功能) 当 Q3Q2Q1Q0=1111 时, 计数器预置数0110。 设初始状态为 0110 74161 0 1 1 0 1 置位法(预置功能) 当 Q3Q2Q1Q0=1101 时, 计数器预置数0100。 设初始状态为 0100 74161 0 1 0 0 1 2、构成模大于16的计数器 (74161,74193) 74161 74161 1 256进制计数器 147进制计数器 74161 74161 1 1 0 0 1 1 1 0 0 二—五—十进制异步加法计数器74290 74290包含一个独立的1位二进制计数器和一个 独立的异步五进制计数器。 五、集成异步计数器 二进制计数器的时钟输入端为CP1,输出端为Q0; 五进制计数器的时钟输入端为CP2,输出端为Q1、 Q2、Q3。 如果将Q0与CP2相连,CP1作时钟脉冲输入端, Q0~Q3作输出端,则为8421BCD码十进制计数器。 74290的功能: ① 异步清零。 ② 异步置数(置9)。 ③ 计数。 * 常见计数器芯片 74LS160??TTL?? 可预置BCD异步清除计数器 74LS

文档评论(0)

文档精品 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6203200221000001

1亿VIP精品文档

相关文档