- 1、本文档共22页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第三章 存储器.ppt
第三章 存储器 3.1 存储器的概述 3.1.1存储器的分类 1.按存储介质分类 凡是具有两种不同物理状态的物质和元件都 可以用来作为存储器的存储介质,以记忆“0”和 “1”。目前使用的存储介质主要是半导体器件和 磁性材料,用半导体器件做成的存储器称为半导 体存储器,用磁性材料做成的存储器称为磁表面 存储器,如磁盘存储器和磁带存储器。本章主要 讨论半导体存储器。 2.按在计算机系统中的作用分类 按存储器在计算机系统中所起的作用或 用途,可分内存储器、外存储器、缓冲存储 器和控制存储器。 3.按存取方式分类 按存储器的存取方式(或读写方式)来 分,存储器可分为随机存取存储器(RAM) 和只读存储器外(ROM)两大类,如图3-1所 示。 按照RAM存储器存储信息的电路原理的不同, RAM又分为静态RAM和动态RAM两种。 按照构成ROM的集成电路内部结构的不同, ROM又可分为以下几种: ●掩膜ROM ●PROM 可编程ROM(Programable ROM)。 ●EPROM 可擦除可编程ROM(Erasable PROM) ●EEPROM/E2PROM 电可擦除可编程ROM(Elecbically Erasable PROM) 3.1.2存储器的一般结构 图3-2所示为内存储器的组成示意图。它 由存储体、地址寄存器、地址译码驱动电 路、读写电路、数据寄存器和控制逻辑等六 部分组成。 随着大规模集成电路的发展,已将地址 译码驱动电路,读写电路和存储体集成在一 个芯片内,称为存储器芯片。芯片通过地址 总线、数据总线和控制总线与CPU相连接。 3.1.3存储器的主要技术指标 衡量半导体存储器性能的指标很多,诸 如功耗、可靠性、容量、价格、电源种类、 存取速度等,但从功能和接口的角度来看, 最重要的指标是存储器芯片的容量和存取速 度。 (1)存储容量: 存储容量是指存储器(或 存储器芯片)存放二进制信息的总位数,即 存储器容量=存储单元数×每个单元的位数 (或数据线位数)。 (2)存取时间:存取时间是反映存储器工作速 度的一个重要指标,它是指从CPU给出有效的存储器地 址启动一次存储器读写操作,到该操作完成所经历的时 间,称为存取时间。 (3)存取周期:是指连续启动两次独立的存储器读写 操作所需要的最小间隔时间,对于读操作,就是读周期 时间;对于写操作,就是写周期时间。通常,存储周期 要大于存取时间,因为存储器在读出数据之后还要用一 定的时间来完成内部操作,这一时间称为恢复时间。读 出时间和恢复时间加起来才是读周期。所以,存取时间 和存取周期是两个不同的概念。 3.2存储器的层次结构 3.2.1主存—辅存层次 目的:较好地解决了存储器的大容量要求和低 成本之间的矛盾。 根据主存、辅存的特点,可以把CPU所需 的现行程序和数据存放在存取速度快、容量有 限的主存中,供CPU直接使用,主存必须具有 与CPU相匹配的工作速度才能保证整个计算机 运算速度的提高。一般前述的MOS存储器(特 别是DRAM)无论从速度、容量、每位价格上 均可满足要求。 主存—存构成的存储层次。从整个层次 的整体上看,它具有接近主存的存取速度, 又有辅存的容量和接近于辅存的每位平均价 格。较好地解决了大容量和低成本的矛盾。 辅存只与主存交换信息,CPU不直接访问辅 存,因此,允许辅存的速度慢一些。 3.2.2 CACHE—主存层次 目的:弥合CPU与主存间在速度上的差异, 较好地解决了速度和成本之间的矛盾。 当今微处理器的主频已经相当高,如果 访问存储器时插入等待周期,这实际上是降 低CPU的工作速度。因此一个有效的解决办 法应运而生:在CPU和主存储器之间增设了 一级或两级高速小容量存储器,称之为高速 缓冲存储器,简称Cache。 高速缓冲存储器的存取速度要比主存快一个数 量级,大体与CPU的处理速度相当。Cache中存放 着主存的一部分副本,可被CPU直接访问,是解决 计算机系统速度瓶颈的切实可行的办法。从CPU的 角度看,Cache——主存层次具有接近Cache的速 度、主存的容量和接近主存的每位平均价格,因 此,较好地解决了速度和成本之间的矛盾。在这个 层次中,不仅具有CPU?Cache?主存的数据通 路,还有CPU?主存的直接通路。具有这个存储层 次的计算机,必须事先把CPU在某一小段时间所要 执行的程序从主存调入Cache中,当CPU要执行这 些程序时,就直接在Cache中取存,因此,大大提 高了CPU的执行速度。 Cache—主存间的地址映象和调度同 主存——辅
您可能关注的文档
- 第一节 运动兴趣的概述.ppt
- 第一节人口增长模式.ppt
- 第一节合理选择饮食.ppt
- 第一节失业保险概述.ppt
- 第一节:化学反应速率.ppt
- 第一讲 外资并购基本常识.ppt
- 第一讲 行政主体管理.ppt
- 第一课 客观实际与人生选择.ppt
- 第一部分 职业道德.ppt
- 第一部分职业道德基本观念.ppt
- 基于2025年政策导向的风力发电场社会稳定风险评估报告.docx
- 企业合规文化建设在合规文化建设中的合规文化建设体系构建报告.docx
- 2025年广东省深圳高级中学高中园高考地理二模试卷.docx
- 2025年AI技术助力合同审查与管理,提升企业合同管理效率报告.docx
- 2025年企业数据治理体系构建与数据治理体系评价报告.docx
- 高中化学与生物项目式学习实践与教学策略研究教学研究课题报告.docx
- 小学数学计算能力培养中的自主学习策略研究教学研究课题报告.docx
- 新课程背景下初中数学差异化作业设计实践与反思教学研究课题报告.docx
- 基于核心素养的高中英语学术词汇教学实践研究教学研究课题报告.docx
- 初中地理学科核心素养与跨学科教学实践研究报告教学研究课题报告.docx
文档评论(0)