- 1、本文档共14页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
n
HIGH SPEED-10 MBit/s
LOGIC GATE OPTOCOUPLERS
SINGLE-CHANNEL
6N137
HCPL-2601
HCPL-2611
DESCRIPTION
The 6N137, HCPL-2601/2611 single-channel and HCPL-2630/2631 dual-channel
optocouplers consist of a 850 nm AlGaAS LED, optically coupled to a very high
speed integrated photodetector logic gate with a strobable output. This output
features an open collector, thereby permitting wired OR outputs. The coupled
parameters are guaranteed over the temperature range of -40°C to +85°C. A
maximum input signal of 5 mA will provide a minimum output sink current of 13
mA (fan out of 8).
An internal noise shield provides superior common mode rejection of typically 10
kV/μs. The HCPL- 2601 and HCPL- 2631 has a minimum CMR of 5 kV/μs.
The HCPL-2611 has a minimum CMR of 10 kV/μs.
8
DUAL-CHANNEL
HCPL-2630
HCPL-2631
8
1
8
FEATURES
·
Very high speed-10 MBit/s
·
Superior CMR-10 kV/μs
·
Double working voltage-480V
1
1
·
·
·
·
·
Fan-out of 8 over -40°C to +85°C
Logic gate output
Strobable output
Wired OR-open collector
U.L. recognized (File # E90700)
N/C 1
+ 2
VF
_
3
8 VCC
7 VE
6 VO
+ 1
VF1
_ 2
_
3
8 VCC
7 V01
6 V02
V
F2
N/C 4
5 GND
+ 4
5 GND
APPLICATIONS
·
·
Ground loop elimination
LSTTL to TTL, LSTTL or 5-volt CMOS
·
·
·
·
·
Line receiver, data transmission
Data multiplexing
Switching power supplies
Pulse transformer replacement
Computer-peripheral interface
Single-channel
circuit drawing
Dual-channel
circuit drawing
TRUTH TABLE
(Positive Logic)
A 0.1 μF bypass capacitor must be connected between pins 8 and 5.
(See note 1)
@ 2001 Fairchild Semiconductor Corporation
DS300202
1/25/01
1 OF 11
HIGH SPEED-10 MBit/s
LOGIC GATE OPTOCOUPLERS
SINGLE-CHANNEL
6N137
HCPL-2601
DUAL-CHANNEL
HCPL-2630
HCPL-2631
HCPL-2611
* 6.3 mA is a guard banded value which allows for at least 20 % CTR degradation. Initial input current threshol
文档评论(0)