2.4G射频低噪声放大器毕业设计论文.docVIP

  1. 1、本文档共66页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2.4G射频低噪声放大器毕业设计论文

摘 要 近年来,以电池作为电源的电子产品得到广泛使用,迫切要求采用低电压的模拟电路来降低功耗,所以低电压、低功耗模拟电路设计技术正成为研究的热点。本文主要讨论电感负反馈cascode-CMOS-LNA(共源共栅低噪声放大器)的噪声优化技术,同时也分析了噪声和输入同时匹配的SNIM技术。以噪声参数方程为基础,列出了简单易懂的设计原理。为了实现低电压、低噪声、高线性度的设计指标,在本文中使用了三种设计技术。第一,本文以大量的篇幅推导出了一个理想化的噪声结论,并使用Matlab分析了基于功耗限制的噪声系数,取得最优化的晶体管尺寸。第二,为了实现低电压设计,引用了一个折叠式的共源共栅结构低噪声放大器。第三,通过线性度的理论分析并结合实验仿真的方法,得出了设计一个高线性度的最后方案。另外,为了改善射频集成电路的器件参数选择的灵活性,在第四章中使用了一种差分结构。所设计的电路用CHARTER公司 0.25μm CMOS 工艺技术实现,并使用Cadence的spectre RF 工具进行仿真分析。本文使用的差分电路结构只进行了电路级的仿真,而折叠式的共源共栅电路进行了电路级的仿真、版图设计、版图参数提取、电路版图一致性检查和后模拟,完成了整个低噪声放大器的设计流程。 折叠式低噪声放大器的仿真结果为:噪声系数NF为1.30dB,反射参数S11、S12、S22分别为 -21.73dB、-30.62dB、-23.45dB,正向增益S21为 14.27dB,1dB压缩点为-12.8dBm,三阶交调点IIP3 为0.58dBm。整个电路工作在1V电源下,消耗的电流为8.19mA,总的功耗为8.19mW。所有仿真的技术指标达到设计要求。 关键字:低噪声放大器;噪声系数;低电压、低功耗;共源共栅;噪声匹配 ABSTRACT In recent years, electronics with battery supply are widely used, which cries for adopting low voltage analog circuits to reduce power consumption, so low voltage, low power analog circuit design techniques are becoming research hotspot. This paper mainly discusses noise figure optimization techniques for inductively degenerated cascode CMOS low-noise amplifiers (LNAs) with on-chip inductors. And it reviews and analyzes simultaneous noise and input matching techniques (SNIM). Based on the noise parameter equations, this paper provides clear understanding of the design principle. In order to achieve low-voltage, low noise, high-linearity of the design specifications, in this paper by three design technology. Firstly, using Matlab tool analyzes noise figure based on power-constrained, and obtain the optimum transistor size. Secondly, design a folded-cascode-type LNA to reduce the power supper. Third, through theoretical analysis of Linear and combine simulation methods, I obtain a final design of a high-linearity. On the other side, in order to improve the radio frequency integrated circuit device parameters of flexibility, this paper presents a difference in the structure in the fourth chapter. The proposed circui

文档评论(0)

aicencen + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档