- 1、本文档共92页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Cadence电路设计.2讲义
Cadence使用入门 2009.12.28 电科1班,4班 登录方式 双击桌面图标X-Win32 登录方式 asic01- asic25,选择第一个服务器地址。 asic26- asic48,选择第二个服务器地址。 输入用户名和密码都是asicxx (一律小写!) 进入UNIX操作系统界面 在桌面右击选择Tools—Terminal选项,如图示: 在命令框内输入icfb点回车,启动Cadence CIW 出现“icfb-log:/…”窗口 CIW:Command Interpreter Window) 电路设计步骤 建立一个Library(类似于文件夹) 选择File-New Library,按照design_学号命名,选择Attach to an existing techfile, 建立Schematc view File-New-CellView新建一个Schematc单元: 如何画电路图 选择pmos4,nmos4,vdd或gnd等器件,通过工具栏 或“I”键打开对话框,选择元件库,也可以直接输入名称。点击鼠标即可摆放。R键可以选中后旋转方向,C键可以选中后复制。 连线点击 或“W”键可进行连线 如何画电路图 连接输入输出。通过 或“P”键,打开对话框,注意其属性input/output的设置。 点击 或“X”键进行保存和检查。 如果是warning,不会妨碍仿真但可能会影响结 果。如果是wrong就要加以订正。一般会是线 和元件没有连接上,端口或器件属性错误、名 字重名,元件放错等。 如何画电路图 设置MOS管宽长比,选中管子,点Q键弹出属性对话框,宽长比分别是: PMOS ~ 4u/1u,模型 ~ mn; NMOS ~ 2u/1u,模型 ~ mp。 PMOS管的衬底接VDD(5V); NMOS管的衬底接GND(0V)。 Schematc 常用快捷键 L 标记线网 I 调用器件 Q 器件属性 M 移动 M+F3 旋转方向 W 画线 P 加PIN口(输入,输出) F 全屏 “ [ ”,“ ] ” 缩小和放大 注意事项: 用“I”键调用NMOS4、PMOS4管,注意要填写工艺参数(用“Q”键)等项目。 NMOS的model名为mn,width为2u, length为1u。 PMOS的model名为mp,width为4u, length为1u。 Vdd (正电源) : 5V (或2.5V ) Gnd (负电源) : 0V (或-2.5V ) 建立Symbol view , Design—Create CellView—from CellView: 基本数字单元 模十计数器 波形仿真.1 选择 tools—analog environment选项 波形仿真.2 波形仿真.3 加载工艺文件库 (0.5um) 在Browse对话框中找到工艺文件的路径,在section中填写tt工艺角,点击add完成。 波形仿真.4 加载输入信号的波形 依次设置好所需的输入波形数据,点击change使之变为ON模式。 瞬态仿真 tran CLK时钟脉冲 pulse Tran:结束时间可设为800ns/1000ns 输出端口设置(如图示): 加计数波形图 减计数波形图 R=1,清0;R=0,L=1,预置1001 补充内容 新建文件夹 → library 在CIW窗口中: File → New → library 填写自己的:design_学号 过程如下图所示: 所用到的电路工艺库:st02 新建 cellview 在CIW窗口中: File → New → cellview 在Library name中选中:design_学号 填写自己所设计的器件名:如 inv 过程如下图所示: 加入MOS管的方法 在Schematc图形界面中,用 或快捷键“I”调用pmos4,nmos4的symbol. 在model name 中分别填写不同的模型名: pmos4 → mp, nmos4 → mn 在Width 和Length中分别填如相应的数值: pmos ~ 4u/1u, nmos ~ 2u/1u 过程如下图所示: VDD正电源的加入 VDD因为其是全局变量(global)所以可暂
您可能关注的文档
- C2C电商模式讲义.ppt
- C21T项目八任务2讲义.ppt
- C2C课程报告讲义.doc
- C2C讲义讲义.ppt
- B族链球菌筛查讲义.ppt
- C2-S3-世界上的语言讲义.ppt
- C40工程电气安装施工技术方案讲义.doc
- C40抗渗混凝土配合比设计计算过程讲义.doc
- C40砼桥面铺装讲义.doc
- C20使用手册讲义.doc
- 2025年中国锻铁围栏市场调查研究报告.docx
- 2025年中国椭圆型市场调查研究报告.docx
- 2025年中国无蔗糖原味豆浆市场调查研究报告.docx
- 2025-2031年中国泛在电力物联网行业发展运行现状及投资潜力预测报告.docx
- 2025年中国制袋机零件市场调查研究报告.docx
- 2025年中国智能除垢型电子水处理仪市场调查研究报告.docx
- 2025-2031年中国甘肃省乡村旅游行业市场深度研究及投资策略研究报告.docx
- 2025-2031年中国干海产品行业市场发展监测及投资战略规划报告.docx
- 2025年中国全铝图解易拉盖市场调查研究报告.docx
- 2025年中国人造毛皮服装市场调查研究报告.docx
文档评论(0)