- 1、本文档共56页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于VHDL的数字跑表技术
基于VHDL的数字跑表技术
摘 要
跑表用于测量较短且较精确的时间,在体育竞赛中有着广泛的应用。本文了具体过程借助Altera公司开发的EDA工具M+plus Ⅱ作为编译、仿真平台用EP0K10LC84-4器件完成的实现。关键词:;语言;M+plus Ⅱ;CPLD
ABSTRACT
Stopwatch, which is used to measure shorter and more accurate time, has a wide application in sport game. This paper introduces the design principles and design process of the stopwatch. The stopwatch consists of five modules, that is, key input module, sub-frequency module, control module, timing module and display module. The stopwatch is achieved by connecting each module. The function of each module and the stopwatch is described through VHDL language. With the help of Alteras MAX + plus Ⅱ software simulation platform, an EDA developing tool used to compile and simulate, EPF10K10LC84-4 device is used to complete the CPLD implementation of the stopwatch.
Keywords: Stopwatch; VHDL language; MAX + plus Ⅱ; CPLD
目 录
1. 绪 论 4
1.1 引 言 4
1.2 CPLD概述 4
2. 实验的软件环境 5
2.1 MAX+plusⅡ软件 5
2.1.2 MAX+plusⅡ简介 5
2.1.2 MAX+plusⅡ的设计环境 6
2.1.3 MAX+plusⅡ设计流程 8
2.2 VHDL语言 8
2.2.1 VHDL语言概要 8
2.2.2 VHDL程序的结构 10
3. 跑表的设计 11
3.1跑表的功能描述 11
3.2顶层设计的VHDL源代码 13
3.2.1顶层实体设计及VHDL源代码 13
3.2.2顶层结构体的设计及VHDL源代码 14
3.3跑表各个模块的分析及其VHDL源代码 20
3.3.1键输入模块 20
3.3.2时钟分频模块 22
3.3.3控制模块 26
3.3.4跑表计时模块 28
3.3.5跑表显示模块 34
3.4 仿真结果 42
4. 结 语 46
致 谢 47
参考文献 48
第一章 绪 论
1.1 引 言
20世纪末,电子技术获得了飞速的发展,在其推动下,现代电子产品几乎渗透了社会的各个领域,有力地推动了社会生产力的发展和社会信息化程度的提高,同时也使现代电子产品性能进一步提高,产品更新换代的节奏也越来越快。 时间对人们来说总是那么宝贵,工作的忙碌性和繁杂性容易使人忘记当前的时间。忘记了要做的事情,当事情不是很重要的时候,这种遗忘无伤大雅。但是,一旦重要事情,一时的耽误可能酿成大祸。例如,许多火灾都是由于人们一时忘记了关闭煤气或是忘记充电时间。尤其在医院,每次护士都会给病人作皮试,测试病人是否对药物过敏。注射后,一般等待5分钟,一旦超时,所作的皮试试验就会无效。手表当然是一个好的选择,但是,随着接受皮试的人数增加,到底是哪个人的皮试到时间却难以判断。所以,要制作一个定时系统。随时提醒这些容易忘记时间的人。 钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能。诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、定时启闭电路、定时开关烘箱、通断动力设备,甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。因此,研究数字及扩大其应用,有着非常现实的意义。掌握VHDL语言编制的小型模块,是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。因此,此次设计与就是为了了解的原理,从而学会制作.而且通过的制作进一步的了解各种
您可能关注的文档
- 基于opencv的人脸识别程序-代码详解.doc
- 基于MATLAB的自动控制系统响应演示设计.doc
- 基于MATLAB的数字图像压缩算法研究.ppt
- 基于MR的网络性能评估及其优化方法.ppt
- 基于PLC水塔水位控制的毕业设计.doc
- 基于PLC的数控铣床回转刀库控制系统设计课程设计说明书.docx
- 基于PLC的皮带集中控制系统方案.doc
- 基于PLC的皮带运输监控系统设计.doc
- 基于PLC的智能排号系统设计.doc
- 基于PLC的温室大棚自动化控制.doc
- 2025年智能快递驿站行业政策与市场机遇报告.docx
- 2025年校园安全防范中新能源电动巡逻车采购可行性分析.docx
- 2025年智能垃圾分类智慧监管平台在智慧旅游区的应用前景研究.docx
- 2025年智能家居报告:人工智能伦理风险的法律责任与用户隐私保护.docx
- 2025年智能垃圾分类与垃圾分类信息化管理结合的可行性研究.docx
- 2025年智慧社区远程医疗诊断中心在基层医疗机构运营管理中的应用报告.docx
- 2025年智慧社区:老年活动广场智能化升级研究.docx
- 2025年智能社区新能源电动巡逻车市场应用前景分析报告.docx
- 2025年智能垃圾分类智慧监管平台在垃圾分类回收与处理中的智能化改造路径.docx
- 2025年本土半导体材料产业链国产化战略布局报告.docx
文档评论(0)