数字秒表的设计.docVIP

  • 7
  • 0
  • 约1.53万字
  • 约 24页
  • 2017-02-15 发布于湖北
  • 举报
数字秒表的设计

目录 1 引言 1 1.1 课程设计的目的 1 1.2 课程设计的内容 1 2 EDA、VHDL简介 1 2.1 EDA技术 1 2.2 硬件描述语言——VHDL 2 3设计过程 4 3.1 设计规划 4 3.2 各模块的原理及其程序 4 3.2.1控制模块 5 3.2.2时基分频模块 5 3.2.3计时模块 6 3.2.4显示模块 7 4系统仿真 9 结束语 13 致谢 14 参考文献 15 附录 16 1 引言 在科技高度发展的今天,集成电路和计算机应用得到了高速发展。尤其是计算机应用的发展。它在人们日常生活已逐渐崭露头角。大多数电子产品多是由计算机电路组成, 如:手机、mp3等。而且将来的不久他们的身影将会更频繁的出现在我们身边。各种家用电器多会实现微电脑技术。电脑各部分在工作时多是一时间为基准的。本文就是基于计算机电路的时钟脉冲信号、状态控制等原理设计出的数字秒表。秒表在很多领域充当一个重要的角色。在各种比赛中对秒表的精确度要求很高,尤其是一些科学实验。他们对时间精确度达到了几纳秒级别。 1.1 课程设计的目的 本次设计的目的就是在掌握EDA实验开发系统的初步使用基础上,EDA技术,对计算机系统中时钟控制系统进一步了解,掌握状态机工作原理,同时了解掌握所学的课程知识。通过对的设计,理论实际,提高设计能力,提高分析、解决计算机技术实际问题的能力。通过课

文档评论(0)

1亿VIP精品文档

相关文档